
AD7322
串行接口
图14示出了用于串行接口的时序图
在AD7322 。串行时钟应用到SCLK引脚提供
转换时钟,并控制转移
信息,并从一个转换过程中的AD7322 。
CS信号开始数据传输和转换
流程。 CS的下降沿使轨道和保持成
保持模式,搭公交车出三态和模拟输入
信号进行采样,在这一点上。一旦转换被启动
这将需要16个SCLK周期来完成。
轨道和保持将重新回到赛道上的第15个SCLK
下降沿。在第十六个SCLK下降沿, DOUT线
将返回到三态。如果发生之前的CS的上升沿
16个SCLK周期已经过去了,该转换将被终止,
DOUT线将返回到三状态,并且根据
初步的技术数据
当CS信号变为高电平寻址寄存器可能
或者可以不被更新。数据移入AD7322的
SCLK下降沿。这三个MSB DIN线路上的解码
选择哪个寄存器被寻址。控制寄存器
是一个11位寄存器中,如果控制寄存器由寻址
3 MSB , DIN线路上的数据将被加载到
控制在15
th
SCLK下降沿。如果范围寄存器是
寻址DIN线路上的数据将被加载到
在11寻址寄存器
th
SCLK下降沿。
转换数据逐个从AD7322在每个SCLK
下降沿。在DOUT线数据将分为两个领先
零,信道标识符位,一个符号位和12位
转换结果。信道标识符位被用来指示
该信道的转换结果对应。
图14.串行接口时序图(控制寄存器写入)
牧师上一页|第17页18


