
ADS5522
www.ti.com
SBAS320C - 2004年5月 - 修订2007年2月
电源序列
首选的上电顺序是斜坡AV
DD
第一,其次是DRV
DD
包括一个同步
AV斜坡
DD
和DRV
DD
。倘若DRV
DD
在该系统的第一斜升,必须小心,以
确保AV
DD
在10 ms内斜了。 (可选)
因此建议把从REFP 2 kΩ电阻
如图(引脚29)到AVDD
图41 。
这有助于
使设备更加坚固到电源
斜坡上升定时。
从IREF (引脚31 )连接到AGND设置
适当的电流为ADC的操作,
所示
图42 。
无电容应
连接销31与地之间;只
56.2 kΩ的电阻应使用。
该
as
be
该
1
W
29
1
m
F
1
W
30
1
m
F
REFM
REFP
28
2千瓦
AVDD
31
56.2千瓦
IREF
29
1
W
1
m
F
REFP
图42. REFP , REFM和IREF连接
为了获得最佳性能
时钟输入
图41.上电排序
该ADS5522时钟输入可以被驱动以任一
差分时钟信号或单端时钟输入
很少或性能没有区别
这两种配置。的共模电压
使用时钟输入在内部设置为CM (引脚17 )
内部5 kΩ的电阻连接CLKP (引脚10 )
和CLKM (引脚11)的CM (引脚17) ,如图
图43 。
CM
CM
掉电
器件进入以两种方式之一掉电:
或者通过降低时钟速度或通过设置
PDN位throught串行编程接口。
用降低的时钟速度,断电可能是
发起对以下2 MSPS的时钟频率。该
断电发生在哪个确切的频率
变化从设备到设备。
使用串行接口的PDN位断电的
设备放置在输出高阻抗状态
只有内部基准保持在降低
在上电时间。掉电模式减少
功耗约为180毫瓦。
5千瓦
5千瓦
CLKP
CLKM
参考电路
该ADS5522具有内置内部参考
代,要求在没有外部电路
印刷电路板( PCB)上。为了达到最佳
性能,最好连接两个REFP和
REFM接地与1 μF去耦电容
(图中1- Ω电阻
图42
是可选的) 。在
此外,外部56.2 kΩ的电阻应为
6 pF的
3 pF的
3 pF的
图43.时钟输入
24
提交文档反馈