
ADS5522
www.ti.com
SBAS320C - 2004年5月 - 修订2007年2月
引脚分配
终奌站
名字
AV
DD
号
5, 7, 9, 15, 22,
24, 26, 28, 33,
34, 37, 39
6, 8, 12–14, 16,
18, 21, 23, 25,
27, 32, 36, 38
49, 58
1, 42, 48, 50,
57, 59
44, 45
19
20
29
30
31
17
35
41
40
10
11
4
3
2
46, 47, 51–56,
60-63
64
43
数
引脚
12
I / O
I
模拟电源
描述
A
GND
DRV
DD
DR
GND
NC
INP
INM
REFP
REFM
IREF
CM
RESET
OE
DFS
CLKP
CLKM
SEN
SDATA
SCLK
D0 ( LSB )到
D11 (MSB)
OVR
CLKOUT
(1)
(2)
(3)
14
2
6
2
1
1
1
1
1
1
1
1
1
1
1
1
1
1
14
1
1
I
I
I
—
I
I
O
O
I
O
I
I
I
I
I
I
I
I
O
O
O
模拟地
输出驱动器电源
输出驱动器地
没有连接
差分模拟输入(正)
差分模拟输入(负)
参考电压(正) ; 1 μF电容串联一个1 Ω电阻到GND
参考电压(负) ; 1 μF电容串联一个1 Ω电阻到GND
目前的设置; 56.2 kΩ的电阻到GND ;不连接电容
共模输出电压
复位(高电平有效) ,内置200 kΩ电阻AV
DD (1)
输出使能(高电平有效)
(2)
数据格式和时钟输出极性选择
(3) (2)
数据转换器的差分输入时钟(正)
数据转换器的差分输入时钟(负)
串行接口芯片选择
(2)
串行接口数据
(2)
串行接口的时钟
(2)
并行数据输出
超量程指示位
CMOS时钟输出与数据同步
如果RESET引脚未使用,它必须连接到AGND和串行接口应该用于重置设备。见串行编程
接口部分的细节。
OE引脚, DFS , SEN , SDATA , SCLK和具有内部钳位二极管DRVDD电源。任何外部电路引脚驱动
还必须流掉相同的电源电压为DRVDD 。
表3
定义为通过在DFS销每种模式可选择的电压电平。
10
提交文档反馈