
AD6640
工作原理
的AD6640模拟 - 数字转换器(ADC),采用了一种双
舞台子范围的架构。这种设计方法保证
12位的精度,而无需激光微调,在低功率。
如图所示的功能框图中, AD6640具有
互补的模拟输入引脚, AIN和
艾因。
每个模拟
输入被集中在2.4 V和应摆
±
0.5 V解决这个
参考(参见图2) 。由于AIN和
艾因
180度
的相位,所述差分模拟输入信号为2 V峰峰值。
之前的第一轨迹和保持模拟输入缓冲
TH1 。编码脉冲为高电平状态TH1放置在保持
模式。 TH1的保持值被施加到一个6位的输入
粗糙的ADC。粗ADC的数字输出驱动一个
6位DAC ;在DAC是12位准确。在6位的输出
的DAC中减去从延迟的模拟信号,在输入端
TH3 ,以产生一个残余信号。 TH2被用作为模拟
管道为空出的粗ADC的数字延迟。
6位ADC的粗字和7位残字相加
在一起,并在数字纠错逻辑,校正
产生的输出字。其结果是一个12位并行数字
CMOS兼容的话,编码为二进制补码。
应用AD6640
编码AD6640
ENCODE
来源
V
l
0.01 F
Rx
ENCODE
ENCODE
5V
R1
R2
AD6640
图8. ENCODE更低的逻辑阈值
V
l
=
5
R
2
R
1
Rx
R
2
+
R
1
+
Rx
AV
CC
Rx
ENCODE
来源
V
l
0.01 F
提高逻辑阈值。
5V
ENCODE
ENCODE
R1
R2
AD6640
对于ENCODE图9.抬起逻辑阈值
一个有效的ENCODE时钟必须存在于前AD6640
的AV应用
CC
(5 V) 。由获得最佳性能
驱动ENCODE引脚差异。然而, AD6640
还设计有TTL和CMOS逻辑系列接口。
用于驱动ENCODE销(多个)源必须是干净
且无抖动。来源过多的抖动会限制SNR
(参见下的本底噪声和信噪比部分的第一个方程) 。
AD6640
TTL或CMOS
来源
ENCODE
ENCODE
0.01 F
而单端ENCODE将很好地用于许多应用
阳离子,驱动ENCODE差异将提供更多的
性能。根据电路布局和系统噪声, 1 dB的
到能够实现3分贝改善信噪比。它不推荐
谁料该差动TTL逻辑被使用,因为大多数的TTL
是支持互补输出的家庭没有或延迟
压摆率相匹配。相反,它建议在ENCODE
信号交流耦合到编
ENCODE
销。
下面示出的最简单的选项。低抖动TTL信号
加上一个限流电阻,通常为100
,
到主
射频变压器的一侧(这些变压器是廉价的
且容易获得;在图10中的部分数是从迷你型
电路) 。的次级侧连接到ENCODE
和
ENCODE
该转换器的引脚。由于两个ENCODE
输入是自偏置,无需额外的元件。
100
0.1 F
图7.单端TTL / CMOS ENCODE
的AD6640 ENCODE输入被连接到一个差分
输入级(参见图3) 。在没有输入信号连接到
任ENCODE销,所述分压器偏压输入
1.6 V.对于TTL或CMOS的使用,编码源应
被连接到ENCODE ,引脚3 。
ENCODE
应脱钩
使用低电感或微波芯片电容器接地。
如果需要大于标称1.6V的其他逻辑门限,
下面的公式演示了如何使用一个外部电阻,
RX,以提高或降低触发点(见图3 ; R1 = 17 kΩ的
且R2 = 8千欧) 。
V
l
=
5R2Rx
降低逻辑阈值。
R1R2
+
R1Rx
+
R2Rx
TTL
T1–1T
ENCODE
AD6640
ENCODE
图10. TTL源差分编码
一个干净的正弦波可以取代一个TTL时钟。在这
情况下,示出了匹配网络。选择一个变压比
匹配源和负载阻抗。的输入阻抗
在AD6640 ENCODE约为11 kΩ的差异。
因此, “ R”,在图11中示出,可以是任意值
这是方便可用的驱动功率。
REV 。一
–11–