添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第120页 > A14100 > A14100 PDF资料 > A14100 PDF资料1第9页
2 - 详细规格
本节中的数据表是为了使用户熟悉的ACT 3系列的体系结构
FPGA器件。家庭的一般描述将首先提出,随后详细
逻辑块中,路由结构中,反熔丝,和特殊功能的电路的描述。该
片上所需的电路是不包括在设备编程。
拓扑
在ACT 3系列架构由六个关键要素:逻辑模块,I / O模块, I / O焊盘
驱动程序,路径轨迹,时钟网络,以及编程和测试电路。的基本结构是
相似于在家庭中的所有设备,仅在行,列的数目不同,和I / O 。该阵列
本身由交替行的模块和信道的。逻辑模块和信道是在
该阵列的中心;该I / O模块都位于沿阵列边缘。一个简化的平面图是
在描绘
图2-1 。
使用数组
n
行和
m
0
频道
n+2
n+1
n+1
n
n
n–1
2
n–1
2
1
1
左侧的I / O
0
0
BIO IO
IO
IO IO
IO
IO IO
IO
IO IO
右侧的I / O
底部的I / O
IO
IO
IO BIN S
S
C
C
S
S
C
C
S
C
S
IO
IO
IO
IO BIN S
S
C
C
S
S
C
C
S
C
S
IO
IO
IO
IO BIN S
S
C
C
S
S
C
C
S
C
S
IO
IO
IO
IO BIN S
S
C
C
S
S
C
C
S
C
S
IO
IO
IO
IO IO
CLKM
IO
IO IO
IO
IO
IO
顶部的I / O
1
2
3
4
5
c–1
c
c+1
m m+1 m+2 m+3
图2-1
ACT 3设备的广义平面图
修订版3
2 -1

深圳市碧威特网络技术有限公司