
DRV8808
SLVS857A
–
2009年12月
–
经修订的2011年8月
www.ti.com
电气特性(续)
T
J
= 0℃至135℃ ,V
M
= 7 V至38 V(除非另有说明)
参数
村
旅
内部的电流跳闸
00
01
10
11
外部电阻检测电压
跳变门限
00
01
10
11
P
MINP
P
矿
F( CLK)
t
wh
(CLK)
t
wl
(CLK)
t
DCS
t
大昌行
t
DSS
t
DSH
t
CSS
t
CSH
t
NSS
t
NSH
t
w
( STRB )
t
ODL
t
ODH
最小脉冲宽度(相)
最小脉冲宽度(启用)
(28)
(19)
(19)
测试条件
民
1.18
1.48
1.68
1.98
165
190
240
290
典型值
1.4
1.7
1.9
2.2
185
210
260
310
最大
1.62
1.92
2.12
2.42
205
230
280
330
1
1
25
单位
A
mV
μs
μs
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
μs
ns
ns
串行接口
时钟频率
最小高电平脉冲宽度
最小低电平脉冲宽度
建立时间,数据为CLK ↓
保持时间, CLK ↓到数据
建立时间,数据选通↑
保持时间,频闪↑到DATA
建立时间, CLK ↓键↑频闪
保持时间,频闪↑到CLK ↓
建立时间, nSLEEP ↓键
频闪↑
保持时间,频闪↑到
nSLEEP ↑
最小选通脉冲宽度
(31)
10
10
10
10
10
10
20
(29)
20
(29)
4
(30)
10
20
从频闪引起Logic_out
( 1 kΩ的外部3.3 V )
4000
4000
串行接口: ID监视功能在Logic_out引脚,扩展设置模式
0数据输出延迟位3到0
(扩展设置) = ( 1100 )
1数据输出延迟位3到0
(扩展设置) = ( 1111 )
ns
ns
( 28 )串行接口时序将有可能参数不生产测试。
在选通( 29 )数据值的地址位设置和扩展设置寄存器,从而建立和保持时间用于数据相对于
频闪。 CLK和DATA也需要建立和保持相对于彼此的时间。因此, CLK和频闪的建立和保持时间
是两者的总和。
( 30 )在nSLEEP内部过滤器,闪光灯驱动器,此规范。
( 31 )串行接口时序将有可能参数不生产测试。
串行接口
该装置具有一个串行接口端口(SIP)的电路块来控制直流电动机H桥,直流 - 直流调节器,并
其他功能,如消隐时间,断开时间,等等。由于在SIP共享其三行三电机
控制信号,所述SIP仅当nSLEEP低。
表1.串行接口
nSLEEP
L
H
9针
机顶盒
ENA
引脚10
CLK
PHA
引脚14
数据
PHC
SIP功能
是的
No
10
版权
2009-2011年,德州仪器