
ADuC832
832_S01.
数PIPLINED模式ADC时钟
勘误表
Backgound :
ADC转换需要16个ADC时钟周期加选择的收购
时钟。
在低于3.5V电压, piplined模式下的ADC时钟数
可在15和16位ADC时钟之间变化所需要的转换。
无。
这个问题不影响ADC的性能。
问题:
解决方法:
相关问题:
832_S02 。 DAC清零位的功能
Backgound :
DAC输出由SFR DACCON控制。该CLR1和
在DACCON CLR0位可以被用于强制DAC1的输出和
DAC0到0V。
当DAC启用,并在缓冲模式下设置CLR1或
CLR0位可能会导致短暂的尖峰上之前的DAC输出中
DAC被强制到0V。
给力DAC1或DAC0的输出为0V写0000H到
对应的DAC数据寄存器。
无。
问题:
解决方法:
相关问题:
2 3
REV 。 11月/ 2002年B.1