
MK2049-34A
3.3伏的通信时钟PLL VCXO
输出解码表 - 外部模式(兆赫)
ICLK
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
FS3
0
0
0
0
0
0
0
0
1
1
1
1
FS2
0
0
0
0
1
1
1
1
0
0
1
1
FS1
0
0
1
1
0
0
1
1
1
1
0
0
FS0
0
1
0
1
0
1
0
1
0
1
0
1
CLK/2
1.544
2.048
22.368
17.184
19.44
16.384
17.664
18.688
7.68
10.752
10.24
38.88
CLK
3.088
4.096
44.736
34.368
38.88
32.768
35.328
37.376
15.36
21.504
20.48
77.76
8k
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
8千赫
水晶
使用(兆赫)
12.352
12.288
11.184
11.456
9.72
8.192
17.664
9.344
15.36
10.752
10.24
9.72
N
1544
1536
1398
1432
1215
1024
2208
1168
1920
1344
1280
1215
输出解码表 - 循环计时模式(兆赫)
ICLK
1.544
2.048
FS3
1
1
FS2
0
0
FS1
0
0
FS0
0
1
CLK/2
1.544
2.048
CLK
3.088
4.096
8k
不适用
不适用
水晶
12.352
12.288
N
24
18
输出解码表 - 缓冲模式(兆赫)
ICLK
19 - 36
10 - 18
FS3
1
1
FS2
1
1
FS1
1
1
FS0
0
1
CLK/2
ICLK/2
2*ICLK
CLK
ICLK
4*ICLK
8k
不适用
不适用
水晶
ICLK/2
ICLK
N
3
3
0 =直接连接到地, 1 =直接连接到VDD
水晶连接到引脚2和3 ;时钟输入端被施加到引脚13 。
操作模式
该MK2049-34A有三种工作模式:外部,循环定时和缓冲。虽然每个模式使用
输入时钟以产生不同的输出时钟,有在其输入和晶体的重要差异
要求。
外部模式
该MK2049-34接受外部8 kHz的时钟,并产生了一些常见的通信时钟
频率。在8 kHz的输入时钟并不需要有50%的占空比;一个“高”或“上”脉冲窄到10
n s是可以接受的。在MK2049-34 , CLK的上升沿和CLK / 2都用的上升沿对齐
8千赫ICLK ;参见图1第4页了解更多详情。
循环计时模式
此模式可用于除去从标准高频通信时钟的抖动。对T1和E1
输入,在CLK / 2输出将是相同的输入频率,与CLK的输入频率的两倍。
MDS 2049-34A一
集成电路系统公司
3
525马街,圣何塞,加利福尼亚95126
电话:( 408 ) 297-1201
修订版032504
www.icst.com