位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1453页 > AD5390BCPZ-3 > AD5390BCPZ-3 PDF资料 > AD5390BCPZ-3 PDF资料2第21页

数据表
功能说明
DAC架构的通用
该AD5381是一款完整的单电源, 40通道电压
输出DAC ,提供12位的分辨率。该器件提供
在一个100引脚LQFP封装,配备并行和
一个串行接口。该产品包括一个内部软件
可选择的,1.25的V / 2.5 V时,为10ppm /℃的参考,可用于
驱动缓冲基准输入;可选地,外部
参考值可以被用来驱动这些输入。内部/外部
参考选择是通过控制寄存器中的CR8位;
CR10选择基准幅度,如果内部参考
被选中。所有通道均具有一个片上输出放大器
能够驱动5 kΩ的平行带的轨到轨输出
200 pF负载。
VREF
AVDD
AD5381
完整的传递函数为这些设备可以是
表示为
VOUT
= 2 ×
V
REF
×
x2/2
n
其中:
x2
是数据字载入电阻串DAC 。
V
REF
从外部施加到DAC REFOUT / REFIN引脚。为
规定的性能,在2.5的外部参考电压V是
推荐用于AD5381-5和1.25 V为AD5381-3 。
数据解码
的AD5381包含一个12位数据总线, DB11至DB0 。 Depend-
决于REG1和REG0的值(见表10) ,该数据是
加载到被寻址的DAC输入寄存器,偏移(三)
寄存器或增益( M)寄存器。格式的数据,偏移量( c)所示,并
增益(米)寄存器的内容示于表11表13 。
表10.寄存器选择
REG1
1
1
0
0
REG0
1
0
1
0
寄存器选择
输入数据寄存器(×1)
偏移寄存器(三)
增益寄存器( M)
特殊功能寄存器(SFR )
× 1输入
REG
输入数据米REG
REG
×2
DAC
REG
12-BIT
DAC
R
03732-027
VOUT
R
图27.单通道架构
单个DAC通道的体系结构由一个12位的
接着一个输出缓冲放大器的电阻串DAC的
在这种电阻串结构的增益操作
保证DAC的单调性。的12位二进制数字码
载入DAC寄存器决定在对哪个节点
串上的电压被馈送到输出之前分出
放大器。在这些器件中的每个通道包含独立
偏移量和增益控制寄存器,允许用户以数字方式
修剪偏移和增益。这些寄存器给用户的能力
校正了错误的完整信号链,其中包括
数模转换器,使用内部m和c寄存器,保持所述
校正因子。所有通道均采用双缓冲,从而允许
荷兰国际集团利用LDAC引脚所有通道的同步更新。
图27示出了在一个单一的信道的方框图
AD5381 。数字输入的传递函数对每个DAC
可以被表示为
x2
= [(m + 2)/ 2
n
×
x1]
+ (c – 2
n
– 1
)
其中:
x2
=数据字载入电阻串DAC 。
x1
= 12位的数据字写入DAC输入寄存器。
m
=增益系数(默认是0xFFE ) 。的增益系数
被写入到11最显著位( DB11至DB1) ,即LSB
数据字的( DB0 )是0 。
n
= DAC分辨率(N = 12 AD5381 ) 。
c
= the12位偏移系数(默认是为0x800 ) 。
表11. DAC的数据格式( REG1 = 1, REG0 = 1)
1111
1111
1000
1000
0111
0000
0000
DB11至DB0
1111
1111
1111
1110
0000
0001
0000
0000
1111
1111
0000
0001
0000
0000
DB11至DB0
1111
1111
0000
0000
1111
0000
0000
DB11至DB0
1111
1111
1111
1111
0000
DAC输出( V)
2 V
REF
× (4095/4096)
2 V
REF
× (4094/4096)
2 V
REF
× (2049/4096)
2 V
REF
× (2048/4096)
2 V
REF
× (2047/4096)
2 V
REF
× (1/4096)
0
OFFSET ( LSB )
+2048
+2047
+1
0
–1
–2047
–2048
增益因子
1
0.75
0.5
0.25
0
表12.偏移数据格式( REG1 = 1, REG0 = 0)
1111
1111
1000
1000
0111
0000
0000
1111
1110
0001
0000
1111
0001
0000
表13.增益数据格式( REG1 = 0, REG0 = 1)
1111
1011
0111
0011
0000
1110
1110
1110
1110
0000
修订版D |第21页40