
AD9961/AD9963
发送通道
Tx通道概述
发射部分包括两个完整路径
内插滤波器的阶段,每个后跟一个高速
电流输出DAC 。数据汇编交错接收数据
从一个两数字接口端口,以及解交织和
缓存中的数据提供数据样本分为两前
数据通路。内插滤波器组由三个阶段组成
可以完全绕过或级联,提供2 × , 4 × ,
或8倍插值。所支持的时钟速率为每一个
内插滤波器及所述发射DAC的列于表1 。
TxVDD
数据表
超过70分贝。在8倍插值模式,镜像抑制的
大于65 dB的。过滤器的可用带宽是
典型地受到它们所提供的阻带衰减,
而不是在通带平坦度。的传递函数
配置为2×插值滤波器, 4× , 8 ×插值
比率是通过图51如图49所示。
0
–10
–20
幅度( DBC)
–30
–40
–50
–60
我SCALE
TX端口
数据
汇编
和FIFO
当TRx端口
LPF
1/2/4/8×
LPF
1/2/4/8×
Q SCALE
我收获
TXIP
TXIN
我DAC
–70
–80
0.85
0.90
0.95
0.95
0.95
0.05
0.10
0.15
0.20
0.25
0.30
0.35
0.40
0.45
0.50
0.55
0.60
0.65
0.70
0.75
0.80
1.00
1.00
1.00
TXCML
TXQP
Q DAC
TXQN
Q增益
REFIO
08801-017
0
归一化频率(相对到f
DAC
)
图49.数字滤波器的传递函数为2 ×插值
0
–10
–20
R
FSADJ
幅度( DBC)
图47.传输路径框图
内插滤波器
I和Q发射路径包含三个内插滤波器
指定为INT0 , INT1和SRRC 。每个内插的
过滤器提供了一个2 ×增加输出数据速率。该过滤器可以
完全绕过或级联,提供2 × , 4 ×或8 ×
采样率。内插滤波器有效地增加
同时抑制图像在输入DAC的更新速率
数据速率。这不仅降低了模拟输出的要求
重建滤波器。
SRRC_BP
0x30[2]
1
从
FIFO
SRRC
0
INT0
INT0_BP
0x30[3]
1
0
INT1
INT1_BP
0x30[4]
1
0
–30
–40
–50
–60
–70
–80
0
0.85
0.05
0.10
0.15
0.20
0.25
0.30
0.35
0.40
0.45
0.50
0.55
0.60
0.65
0.70
0.75
0.80
0.90
归一化频率(相对到f
DAC
)
图50.数字滤波器的传递函数为4 ×插值
0
TO
DAC
08801-018
–10
–20
幅度( DBC)
SRRC_SCALE
0x35[4:0]
INT0_SCALE
0x36[4:0]
INT1_SCALE
0x37[4:0]
发送通道图48.框图
–30
–40
–50
–60
–70
–80
该数字滤波器应该被级联,使得INT0启用
为2×内插系数, INT0和INT1应
启用的4×插值因子,和INT0,INT1和
国家无委应启用的8 ×插值因子。
在INT0和INT1滤波器具有输入的40%的带宽
数据速率。在他们的可用带宽,该过滤器具有一个通带
脉动低于0.1分贝。国家无委有0.22的滚降系数
以60dB的阻带衰减。在2倍和4倍插值
方式,内插滤波器具有更大的图像抑制
版本A |第38页60
0
0.85
0.05
0.10
0.15
0.20
0.25
0.30
0.35
0.40
0.45
0.50
0.55
0.60
0.65
0.70
0.75
0.80
0.90
归一化频率(相对到f
DAC
)
图51.数字滤波器的传递函数为8 ×插值
08801-124
08801-123
08801-122