位置:首页 > IC型号导航 > 首字符E型号页 > 首字符E的型号第362页 > EVAL-AD1954EB > EVAL-AD1954EB PDF资料 > EVAL-AD1954EB PDF资料1第11页

AD1954
DCSOUT -数据
捕获串行输出
该管脚将输出的DSP的内部信号,这些信号可以用来
由外部的DAC或其它信号处理设备。信号
被捕获并在DCSOUT引脚输出进行控制
通过编写程序计数器捕获数字SPI地址263
(左输出)和264(用于右输出)。当间
纳尔程序计数器内容等于写入的阱值
到SPI端口,所述所选的DSP寄存器被转移到
DCSOUT并行到串行寄存器移出的
DCSOUT引脚。表XX显示程序计数器阱值
和寄存器选择应该用于挖掘各种接口的值
最终点的算法流程。
该DCSOUT销是指被用于与所述
被提供给串行输入端, LRCLK和BCLK信号
端口。 DCSOUT的格式是相同的使用的格式
该串行端口。换句话说,如果串行端口在运行
I
2
S模式,则DCSOUT销连同LRCLK0
和BCLK0引脚(假设输入0时) ,将形成一个有效的
3线I
2
器S输出。
该DCSOUT销可用于多种目的。如果
DCSOUT引脚用于驱动其他外部DAC ,那么一个
4.1系统可以使用下载到一个新的程序
程序RAM 。
DEEMP / SDATA_AUX
DEEMP / SDATA_AUX ,去加重
输入引脚/串行辅助
数据输入
满量程摆幅直接用秤VREF 。这些输出
能够驱动>5 k一个负载,最大峰值电流的
从每个管脚1毫安。外部三阶滤波器是中建议
荐用于滤除带外噪声。
VOUTR + , VOUTR2
- 右声道差分输出
请参阅特色
左声道
VOUTL + , VOUTL- 。
VOUTS + , VOUTS2
-Subchannel差分输出
这些输出设计用于驱动10 k或更大的负荷,
为250微安的峰值电流的能力。此输出不
使用数字内插的,因为它适用于低频
应用程序。外部三阶滤波器的截止频率
<2 kHz的建议。
VREF模
参考电压输入
在去加重模式下,如果该引脚为高电平,则数字
去加重滤波器将被插入到信号流。该
去加重曲线只为44.1 kHz的取样速率有效;
曲线32千赫和48千赫可以使用被编程
SPI端口。该引脚也可以用作辅助2通道串行
数据输入。这个功能是通过写1到位控制的11集
寄存器1中相同的时钟被用于该串行输入的是
用于SDATA0 , SDATA1和SDATA2信号。该系列
输入只能在信号处理流程时,使用与用于
ADI公司的定制编程工具;看到图形
自定义编程工具部分。利用去加重的是
仍然可用,而该引脚用作串行输入,但仅
通过SPI控制的。
MUTE静音
输出信号
标称VREF输入电压为2.5 V ;模拟增益鳞
直接与该引脚上的电压。当使用AD1954以
驱动功率放大器,所以建议在VREF电压
由分频和重过滤供应到派生
功率放大器。这提供了当压缩器/限制器一个好处
在AD1954是用来防止放大器削波。在这种情况下,如果
DAC输出电压缩放到放大器的电源,一
固定压缩器阈值可以被用来保护一个放大器
其供应可在很宽的范围内。这方面的交流信号
销会引起失真,因此,大的去耦电容
器可能是必要的,以确保VREF上的电压是干净的。
VREF的输入阻抗大于1 M 。
FILTCAP过滤
电容点
该引脚用于减少对内部偏置点的噪声
为了提供最高的性能。它可能不是neces-
萨利连接这个引脚,这取决于布局的质量
和用于在应用电路中的接地。
DVDD数码
VDD为核心
5 V标称。
ODVDD数码
VDD为所有数字输出
2.7 V至5.5 V.变量
DGND ( 2 ) - 数字
地
AVDD (3) - 模拟
VDD
当该引脚为高电平,斜坡序列开始,这
逐渐减小的音量为零。当拉高,成交量
坡道从零恢复到原来的音量设置。斜坡
速度定时,使之在启动时需要10毫秒,达到0卷
从默认0分贝音量设置。
VOUTL + , VOUTL2左
通道差分模拟输出
5 V标称。为了获得最佳效果,请使用AVDD独立的监管机构。
旁路电容应放置在靠近引脚和连接
直接对模拟接地层。
AGND (3) - 模拟
地
满量程输出对应于1 Vrms的每个输出引脚或
2 V均方根差,假设为2.5 V的VREF输入电压
为了获得最佳性能,独立不重叠的模拟和数字
接地平面应该被使用。
REV 。一
–11–