位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第123页 > DAC121C081CIMK/NOPB > DAC121C081CIMK/NOPB PDF资料 > DAC121C081CIMK/NOPB PDF资料1第23页

DAC121C081 , DAC121C085
www.ti.com
SNAS395D - 2007年12月 - 修订2013年3月
DSP /微处理器接口
接口的DAC121C081与微处理器和DSP是很简单的。下面的指南提供
为了简化设计过程。
接口的2线总线
图32
显示了微控制器通过2线总线连接到DAC121C081 。上拉电阻(RP )
应选择以创建一个适当的总线上升时间和限制将由开路沉入电流
漏极总线上的器件的输出。请参考我
2
C
规范的详细说明。典型的拉
值标准,快速模式总线的应用程序使用的为2kΩ至10kΩ 。 SCL和SDA系列电阻(R
S
)近
该DAC121C081是可选的。如果高电压尖峰,预计在2线总线上,串联电阻应
用于过滤的SDA和SCL的电压。串联电阻的值必须拾起,以确保在V
IL
阈值可以实现。如果使用的话,R
S
一般是51Ω 。
稳压电源
0.1
PF
4.7
PF
V
A
V
REF
10
PF
R
P
R
P
V
DD
uController
DAC121C081/5
R
S
*
SDA
SCL
R
S
*
ADC121C021
SDA
SCL
SDA
SCL
I2C器件
SDA
SCL
*注释:R
S
是可选的。
图32.串行接口连接图
接口为高速模式的总线
接口到高速模式的总线是非常相似的接口为标准,快速模式总线。在高速模式下,该
SCL的规定的上升时间被缩短。要创建一个更快的上升时间,主设备(微控制器)可以驱动
在SCL总线的高和低。换句话说,微控制器可以驱动行高,而不是把它留给
上拉电阻。另外,也可以减小上拉电阻器的值或增加上拉电流,以
满足严格的时序要求。请参考我
2
C
规范的详细说明。
版权所有 2007年至2013年,德州仪器
提交文档反馈
23
产品文件夹链接:
DAC121C081 DAC121C085