
数据表
输出与定时规范
表3中。
参数
CML OUPUT特性
( CLKOUTP / CLKOUTN , DATAOUTP / DATAOUTN )
单端输出摆幅
差分输出摆幅
输出高电压
输出低电压
CML输出时序
上升时间
下降时间
建立时间
保持时间
I
2
C接口DC特性
输入高电压
输入低电压
输入电流
输出低电压
2
I 2 C接口时序
SCK时钟频率
SCK脉冲宽度高
SCK脉冲宽度低
START条件保持时间
启动条件建立时间
数据建立时间
数据保持时间
SCK / SDA上升/下降时间
停止条件的建立时间
总线空闲时间停止和开始之间
REFCLK特征
输入电压范围
条件
民
典型值
最大
ADN2812
单位
V
SE
(参见图3)
V
差异
(参见图3)
V
OH
V
OL
20 %至80%
80 %至20%
t
S
(参见图2) , OC-48的
t
H
(参见图2) , OC-48的
LVCMOS
V
IH
V
IL
V
IN
= 0.1 VCC或V
IN
= 0.9 VCC
V
OL
, I
OL
= 3.0毫安
见图11
t
高
t
低
t
HD ; STA
t
SU ; STA
t
SU ; DAT
t
HD ; DAT
t
R
/t
F
t
SU ; STO
t
BUF
可选锁REFCLK模式
@ REFCLKP或REFCLKN
V
IL
V
IH
300
600
VCC - 0.6
350
700
VCC - 0.35
95
95
200
200
600
1200
VCC
VCC - 0.3
112
123
250
250
mV
mV
V
V
ps
ps
ps
ps
V
V
A
V
千赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
150
150
0.7 VCC
10.0
0.3 VCC
+10.0
0.4
400
600
1300
600
600
100
300
20 + 0.1的Cb
1
600
1300
300
最小差分输入驱动器
参考频率
要求的精度
LVTTL直流输入特性
输入高电压
输入低电压
输入高电流
输入低电平电流
LVTTL DC输出特性
输出高电压
输出低电压
1
0
VCC
100
12.3
100
200
V
V
mV的P-P
兆赫
PPM
V
V
A
A
V
V
V
IH
V
IL
I
IH
, V
IN
= 2.4 V
I
IL
, V
IN
= 0.4 V
V
OH
, I
OH
= -2.0毫安
V
OL
, I
OL
= 2.0毫安
2.0
0.8
5
5
2.4
0.4
CB =在pF的总线上的总电容。如果用的HS模式下的设备混合,更快的下降时间是允许的(见表6) 。
修订版E |第28 5