添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符5型号页 > 首字符5的型号第411页 > 56F8357 > 56F8357 PDF资料 > 56F8357 PDF资料5第125页
闪存接入阻断机制
该LOCKOUT_RECOVERY指令将有一个相关的7位数据寄存器(DR ) ,用于
控制FM模块内的时钟分频电路。这个除法器, FM_CLKDIV [6: 0],用于控制
用于在FM擦除算法的定时事件的时钟的周期。该寄存器必须被设置
锁定序列之前适当的值就可以开始。是指的在JTAG节
56F8300
外设用户手册
关于设置该寄存器值的更多细节。
在JTAG FM_CLKDIV的价值[ 6 : 0 ]将取代FM寄存器的值FMCLKD的鸿沟
下的系统时钟的定时事件,如图
图7-1 。
FM_CLKDIV [6]将映射到
PRDIV8位和FM_CLKDIV [5:0 ]将映射到DIV [5: 0]位。 PRDIV8和DIV的组合
必须把FM输入时钟下降到了150kHz - 200kHz的频率。该
“写FMCLKD
注册
中的闪存章一节
56F8300外设用户手册
给出了具体的
给出了计算正确的值。
FL灰内存
SYS_CLK
2
输入
时钟
7
FMCLKD
7
FM_CLKDIV
JTAG
FM_ERASE
7
分频器
图7-1 JTAG调频连接的锁定恢复
FM_CLKDIV计算两个例子如下。
实施例1:
如果系统时钟为8MHz的晶振频率,因为PLL没有被设置,
输入时钟将低于12.8MHz ,所以PRDIV8 = FM_CLKDIV [6] = 0。利用下面的方程
产生的19为200kHz的时钟DIV值, 20为190kHz的时钟DIV值。这
翻译成FM_CLKDIV [ 6 :0]分别为13或14美元的价值。
150[kHz]
(
& LT ;
SYS_CLK
(2)
( DIV + 1)
)
& LT ;
200[kHz]
56F8357技术数据,版本8.0
飞思卡尔半导体公司
初步
125

深圳市碧威特网络技术有限公司