
飞思卡尔半导体公司
56F8357信号引脚
表2-2 56F8357信号与包装信息的160引脚LQFP
信号名称
PIN号
TYPE
状态
中
RESET
三态
信号说明
D7
28
输入/
产量
数据总线
- D7 - D14指定的外部数据的一部分
程序或数据存储器的访问。
根据DRV位在EMI总线状态
控制寄存器( BCR ) , D7 - D15and EMI控制信号
三态时外部总线处于非活动状态。
(GPIOF0)
输入/
产量
29
输入
端口F GPIO
- 这八个GPIO引脚都可以单独
编程为输入或输出引脚。
复位时,这些引脚默认为数据总线的功能。
飞思卡尔半导体公司...
D8
(GPIOF1)
D9
(GPIOF2)
D10
(GPIOF3)
D11
(GPIOF4)
D12
(GPIOF5)
D13
(GPIOF6)
D14
(GPIOF7)
D15
(GPIOF8)
RD
30
要关闭内部上拉电阻,清除
在GPIOF_PUR寄存器中相应的GPIO位。
例如: GPIOF0 ,清晰的位0在GPIOF_PUR寄存器。
32
149
150
151
152
153
52
产量
三态
读使能
- RD是在外部存储器断言
读周期。当RD为低电平时,引脚D0 - D15
成为输入和一个外部设备被使能上
数据总线。当RD拉高高,外部数据
锁存器件内部。当RD断言,它有资格
时,A0 - A23 ,PS ,DS和CSn电销。的RD可连接
直接的静态RAM或ROM的OE引脚。
根据DRV位在EMI总线状态
控制寄存器( BCR) , RD是三态的外部总线时
处于非活动状态。
要关闭内部上拉电阻,设定CTRL位
在SIM_PUDR寄存器。
56F8357技术数据
初步
欲了解更多有关该产品,
转到: www.freescale.com
19