
R
英特尔E7500内存控制器中枢( MCH )
勘误表
1.
问题:
系统总线频闪毛刺虚报
英特尔
E7500芯片组的MCH逻辑,用于监视系统总线,用于数据选通的毛刺不正确
检测,即使没有发生任何毛刺毛刺。
启示:
SYSBUS_FERR位[1] , SYSBUS_NERR位[ 1], FERR_GLOBAL位[ 16]将错误地报告说,
已经检测到系统总线错误。清除这些位是不可能的,因为它们是不正确地设置于
每个系统总线事务。
解决方法:
监控SYSBUS_NERR为系统总线错误,忽略位[1] 。
状态:
2.
问题:
固定在MCH A3步进。
数据损坏混合X4 / X8 DIMM配置
阅读DDR内存接口上的数据被锁存到使用任一输入FIFO中的所有的DQS信号
(从由x4设备的一个DIMM读取时)或DQS信号的唯一的下半部分(在读取时
从带x8器件DIMM内存模块) 。当系统中填充了两个x4和x8的DIMM ,内部
MUX用于使用所有的DQS信号的或半锁存FIFO之间切换(取决于
这DIMM正在访问) 。当内部MUX选择信号开关,多路复用器的输出可
错误信号的FIFO锁存数据。
启示:
数据损坏已被观察到,当系统配置包括DDR内存接口
x4和x8的DIMM类型的混合。
解决方法:
填充均匀的DIMM配置只(全部X4 DIMM或全部X8的DIMM )
状态:
固定在MCH A3步进。
规范更新
11