
ZL49010 / 1 , ZL49020 / 1 , ZL49030 / 1
数据表
检测电路指示音爆的节奏(即包络) 。然后将韵律信息可以是
通过外部微控制器处理以识别特定的呼叫进程的信号。该ZL4902x和ZL4903x能
可以使用与一个晶体或无附加组分的陶瓷谐振器。提供了一种省电选项
在ZL4901x和ZL4903x 。
ZL49030/1
VDD
NC
NC
EST / DSTD
NC
确认
NC
SD
NC
NC
NC
输入
PWDN
NC
OSC2
OSC1
VSS
NC
NC
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
NC
NC
VDD
NC
EST / DSTD
NC
确认
SD
NC
NC
ZL49010/1
输入
PWDN
CLK
VSS
1
2
3
4
8
7
6
5
VDD输入
美东时间/
DSTD OSC2
确认
SD
OSC1
VSS
ZL49020/1
1
2
3
4
8
7
6
5
VDD
美东时间/
DSTD
确认
SD
NC
输入
PWDN
OSC2
NC
OSC1
NC
NC
VSS
ZL49030/1
1
2
3
4
5
6
7
8
9
18
17
16
15
14
13
12
11
10
8引脚塑料DIP
18引脚塑料SOIC
20引脚SSOP
图2 - 引脚连接
引脚说明
针#
4903x
2
4
6
4902x
1
2
3
4901x
1
-
3
名字
输入
OSC2
OSC1
(CLK)
描述
DTMF / CP输入。
通过电容输入信号必须交流耦合。
振荡器输出。
振荡器/时钟输入。
该引脚可以驱动方式:
1)一个外部数字时钟与规定的输入逻辑电平。 OSC2
应由开放。
2 )连接OSC1和之间的晶体或陶瓷谐振器
OSC2引脚。
地面上。
(0V)
串行数据/通话进行输出。
该引脚提供了双重功能
的作为串行数据输出时,时钟脉冲后施加
DTMF信号的验证,也标志着调用的节奏
输入进展。作为双音多频信号位于同一频带为
呼叫进展信号,该引脚可切换为DTMF输入。 SD引脚
为逻辑低断电状态。
应答脉冲输入。
美国东部时间后或DSTD高,应用
四个脉冲,该引脚上的序列,然后将转移出来的四位
SD引脚,占解码DTMF数字。的上升沿
第一时钟被用于将4位数据锁存器之前,移位。该引脚
内部下拉。到ACK信号的空闲状态应该是
低。
早期的转向输出。
美国东部时间上的逻辑高电平表示一个DTMF
信号的存在。美国东部时间处于逻辑低断电状态。
延迟转向输出。
在DSTD逻辑高电平表示一个
有效的DTMF数字已被检测到。 DSTD处于逻辑低
断电状态。
9
11
4
5
4
5
V
SS
SD
13
6
6
确认
15
7
7
美东时间
(ZL490x0)
DSTD
(ZL490x1)
2
卓联半导体公司