添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1388页 > AD7457BRT-REEL7 > AD7457BRT-REEL7 PDF资料 > AD7457BRT-REEL7 PDF资料1第5页
AD7457
时序特定网络阳离子
1
V
DD
= 2.7 V至5.25 V,F
SCLK
= 10 MHz时,女
S
= 100 kSPS时,V
REF
= 2.5 V ,T
A
= T
给T
最大
中,除非另有说明。
表2中。
参数
f
SCLK2
t
兑换
t
2
t
33
t
43
t
5
t
6
t
7
t
84
t
POWER-UP5
t
掉电
在T限制
, T
最大
10
10
16 × t
SCLK
1.6
10
20
40
0.4 t
SCLK
0.4 t
SCLK
10
10
35
1
7.4
单位
千赫分钟
兆赫最大
微秒最大
ns(最小值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
微秒最大
微秒分钟
描述
t
SCLK
= 1/f
SCLK
CS上升沿到SCLK下降沿建立时间
直到SDATA三态禁止从CS上升沿延迟
数据访问时间SCLK下降沿后
SCLK高脉冲宽度
SCLK低电平脉冲宽度
SCLK边缘到数据有效保持时间
SCLK下降沿到SDATA三态启用
SCLK下降沿到SDATA三态启用
电源从完全关断时间
在掉电花最少的时间
1
时序规范是由特性保证。所有输入信号均指定tR = tF = 5 ns的10%的规定( 90 %V的
DD
)和定时从一个电压电平
1.6 V见图2和串行接口部分。
2
马克/空间比SCLK输入是40/60至60/40 。
3
测量图3中的负载电路和被定义为所需的输出时间跨越0.8V或2.4V时采用V
DD
= 5V ,和所需的输出到时间
跨越0.4 V或2.0 V的V
DD
= 3 V.
4
t
8
从采取的数据输出改变0.5 V的测量时间衍生当载有图3的电路所测得的数,然后外推
背面去除的充电或放电的25 pF电容的影响。这意味着该时间t
8
在时序特性所是真正的总线释放
的部分和的时间是独立的总线负载的。
5
参见功耗部分。
动力
UP
兑换
开始
HOLD
轨道
T
POWERUP
T
习得
自动
掉电
轨道
T
POWERUP
CS
T
获得
SCLK
t
2
t
5
t
6
0
DB11 DB10
SDATA
三态
0
0
0
DB2
DB1
DB0
三态
4前导零
图2. AD7457的串行接口时序图
版本A |第20页5
03157-0-001
t
3
t
4
t
7
t
8
T
断电

深圳市碧威特网络技术有限公司