添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第0页 > ADF7023-J > ADF7023-J PDF资料 > ADF7023-J PDF资料1第64页
ADF7023-J
无线电块
频率合成器
完全集成的RF频率合成器被用于生成
同时发射信号和所述接收器的本地振荡器(LO)
信号。频率合成器的结构示于
图78 。
接收器采用分数N频率合成器生成
混频器的LO的下变频到中频
在200千赫或300千赫( IF)信号。在发射模式下,一个高分辨率
Σ-Δ ( Σ - Δ )调制器,用于产生所需的
频率偏差在RF输出时的FSK数据传输
mitted 。以减小所占用的FSK带宽,传输的
比特流可以使用数字高斯滤波器进行滤波,这是
通过RADIO_CFG_9寄存器(地址0x115 )启用。该
高斯滤波器使用0.5的带宽时间(BT) 。
该VCO和ADF7023 -J的PLL环路滤波器完全
集成。以减少由牵引VCO的效果
电时, PA和以最小化寄生发射,该
VCO工作在RF频率的两倍。该VCO信号
然后除以2 ,得到所需要的频率为
发送器和所需的LO频率的接收器。
一种高速,全自动校准方案来
确保的频率和幅度特性
VCO是维持整个温度,电源电压,并
工艺变化。
是自动执行校准时的
CMD_PHY_RX或CMD_PHY_TX命令
发行。所述校准持续时间为142微秒,并且如果需要的话,
在CALIBRATION_STATUS寄存器(地址0x339 )可
调查以表明完成了VCO的自校准。
之后的VCO校准的频率合成器落户
在± 5 ppm的56微秒的目标频率。
VCO
校准
26MHz
REF
RF
频率
合成器带宽
合成器环路滤波器完全集成在芯片上,并具有一
可编程带宽。通信处理器
自动设置合成器的带宽时,该设备
进入PHY_TX或PHY_RX状态。在进入
PHY_TX状态下,通信处理器选择的频带 -
宽度的基础上设定的调制方案( 2FSK或
GFSK )和数据速率。这可确保最佳的调制质量
为每个数据速率。在进入PHY_RX状态时,
通信处理器设置一个窄的带宽,以确保最佳
接收器拒绝。总之,有八个带宽配置。
每个合成器带宽设置在表30中描述。
表30.自动合成带宽选择
数据速率
( kbps的)
所有
1至49.5
49.6至99.1
99.2至129.5
129.6至179.1
179.2至239.9
240 300
闭环
合成
带宽(千赫)
92
130
174
174
226
305
382
描述
RX 2FSK / GFSK / MSK / GMSK
TX 2FSK / GFSK / MSK / GMSK
TX 2FSK / GFSK / MSK / GMSK
TX 2FSK / GFSK / MSK / GMSK
TX 2FSK / GFSK / MSK / GMSK
TX 2FSK / GFSK / MSK / GMSK
TX 2FSK / GFSK / MSK / GMSK
为了提高性能余量为T96规格限制,锁相环
根据数据速率的闭环带宽进行了优化。
以下过程,必须使用对器件编程
对于发送操作过程中优化PLL带宽设置。
作为最初的BBRAM配置的一部分,请执行以下操作:
发出SPI_MEM_WR命令,写0X2位[ 5 : 4 ]
的注册0x113 ( RADIO_CFG_7 ) 。
发出CMD_CONFIG_DEV命令。
PFD
收费
滤波器
VCO
÷2
自定义发射LUT必须写入量为0x010量0x018
包RAM位置。这是通过使用一个SPI_MEM_WR实现
命令和块写如内存访问描述
部分。 LUT的值在表31中描述。
这些值将被保留在内存中,而VDDBAT仍
有效的,除非PHY_SLEEP输入;这种情况下,该值在
必须进行重新编程。
表31. T96自定义发送查找表( LUT )
注册
0x010
0x011
0x012
0x013
0x014
0x015
0x016
0x017
0x018
数据速率= 50 kbps或
100 kbps的( CLBW = 130千赫)
0x10
0x10
0x0F
0x0F
0x1F
0x0F
0x1F
0x33
0x22
数据速率= 200 kbps的
( CLBW = 223千赫)
0x20
0x20
0x0F
0x0F
0x1F
0x05
0x1F
0x33
0x18
09555-035
N分频器
TX
数据
FRAC -N
÷2
高斯
滤波器
Σ-
分频器
F_DEVIATION
整数N
图78. RF频率合成器的体系结构
第0版|第64页100

深圳市碧威特网络技术有限公司