位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第969页 > ADF7023-JBCPZ-RL > ADF7023-JBCPZ-RL PDF资料 > ADF7023-JBCPZ-RL PDF资料1第29页

ADF7023-J
初始化
初始化电源中的应用后,
当功率被施加到ADF7023 -J (通过
VDDBAT1 / VDDBAT2引脚) ,它会注册一个上电复位
(POR)的事件,并转变到PHY_OFF状态。该
BBRAM存储器是未知的,该数据包的RAM存储器是
清为0x00 ,和MCR存储器重置为其默认
值。主机处理器应使用下列步骤
完成初始化序列:
1.
2.
3.
4.
5.
带来的SPI低的CS引脚,等待MISO
输出为高电平。
发出CMD_SYNC命令。
等待状态字的CMD_READY位变为高电平。
通过写所有64 BBRAM的配置部分
寄存器。
发出CMD_CONFIG_DEV命令,这样的
电台设置使用BBRAM值更。
初始化的过渡,从PHY_SLEEP ( CS后
为低电平)
主机处理器可以带来CS为低电平随时唤醒
ADF7023 -J从PHY_SLEEP状态。此事件是不是
注册为POR事件,因为BBRAM内容
有效的。下面是该主机处理器的程序是
按照要求:
1.
2.
3.
4.
将CS线的SPI低,等到MISO
输出为高电平。该ADF7023 -J进入PHY_OFF状态。
发出CMD_SYNC命令。
等待状态字的CMD_READY位变为高电平。
发出CMD_CONFIG_DEV命令,这样的
电台设置使用BBRAM值更。
该ADF7023 -J现在配置并准备过渡到
在PHY_ON状态。
初始化后WUC超时
该ADF7023 -J可自主从PHY_SLEEP唤醒
使用状态唤醒控制器。如果以后ADF7023 -J唤醒
一个WUC超时智能唤醒模式( SWM ) ,它沿用了SWM
日常基础上的BBRAM的智能唤醒模式配置
(见低功耗模式部分) 。如果ADF7023 -J唤醒
一个WUC超时与SWM禁用和固件后
定时器禁用,在PHY_OFF状态唤醒,并以下
的是,在主机处理器需要执行下列步骤:
1.
2.
3.
发出CMD_SYNC命令。
等待状态字的CMD_READY位变为高电平。
发出CMD_CONFIG_DEV命令,这样的
电台设置使用BBRAM值更。
该ADF7023 -J现在配置在PHY_OFF状态。
初始发行的CMD_HW_RESET后
命令
该CMD_HW_RESET命令执行完全断电
所有的硬件,设备进入PHY_SLEEP状态。对
完成硬件复位时,主处理器应
请完成以下步骤:
1.
2.
等待1毫秒。
带来的SPI低的CS引脚,等待MISO
输出为高电平。该ADF7023 -J注册了一个上电复位和
进入PHY_OFF状态。
发出CMD_SYNC命令。
等待状态字的CMD_READY位变为高电平。
通过写入所有64个BBRAM寄存器配置的一部分。
发出CMD_CONFIG_DEV命令,这样的
电台设置使用BBRAM值更。
3.
4.
5.
6.
该ADF7023 -J现在配置在PHY_OFF状态。
该ADF7023 -J现在配置在PHY_OFF状态。
第0版|第29页100