
SPOC - BTS6460SF
引脚配置
3.2
针
引脚定义和功能
符号
VBB
VDD
GND
IN1
IN2
IN3
OUT0
OUT1
OUT2
OUT3
CS
SCLK
SI
SO
PCLK
IS
ISSY
朗廷酒店集团
北卡罗来纳州
TEST
I / O
–
–
–
I
I
I
O
O
O
O
I
I
I
O
I
O
O
I
–
–
功能
高侧电源开关,电源正极
逻辑电源( 5V)
接地连接
信道1的输入信号(高活性)
信道2的输入信号(高活性)
通道3的输入信号(高活性)
受保护的高侧功率输出通道0
受保护的高侧功率输出通道1
受保护的高侧功率输出通道2
受保护的高侧功率输出通道3
芯片选择SPI接口(低电平有效) ;综合拉起
SPI接口的串行时钟
SPI接口的串行输入(高电平有效)
SPI接口的串行输出
PWM时钟参考信号
电流检测输出信号
电流检测同步信号
跛行回家激活信号(高电平有效)
没有连接,内部不粘结
测试引脚,内部保税拉下来,不要连接
电源引脚
1, 2, 9, 28, 35, 36
1)
19
15, 22
16
17
18
电源输出引脚
3, 4, 5, 6
2)
31, 32, 33, 34
2)
29, 30
2)
7, 8
2)
14
13
12
11
27
21
20
10
未连接引脚
23, 24
25, 26
并行输入引脚(集成了上拉了下来,将未使用的引脚悬空)
SPI , PWM &诊断引脚
跛行回家引脚(集成下拉,上拉下拉电阻推荐)
1 )所有VBB引脚必须连接。
2)每个信道的所有输出管脚必须连接。
数据表
9
1.0版, 2010-04-12