
1–16
第1章:增强型配置器件( EPC4 , EPC8和EPC16 )数据表
功能说明
2.使用V
PP
& LT ; V
PPLK
, Ⅴ的其中的最大值
PPLK
为1 V ,禁止写操作。
V
PP
& LT ; V
PPLK
单元的编程或写操作不会发生。 V
PP
是一个编程
英特尔闪存电源电压输入引脚。 V
PP
等效于
VccW
引脚
EPC设备。
3.使用高
CE#
禁用芯片。用于写入的要求是低
CE#
和
低
WE# 。
高
CE#
本身可以防止写入的发生。
4.使用高
WE#
防止写入,因为只写发生在
WE#
是低的。
同时执行所有的四种方法是闪存的最安全的保护
内容。
理想的上电顺序如下:
1.上电V
CC
.
2.保持V
PP
& LT ; V
PPLK
直到V
CC
完全上电。
3.电V
PP
.
4.驱动
RP #
低在整个电过程。
RP #
必须释放高
在V后25毫秒
PP
上电。
1
CE#
和
WE#
必须是高为整个电序列。
理想的断电顺序如下:
1.驱动器
RP #
低掉电前为100ns 。
2.省电V
PP
& LT ; V
PPLK
.
3.掉电V
CC
.
4.驱动
RP #
低在整个关断过程。
1
CE#
和
WE#
必须是高为整个断电顺序。
该
RP #
引脚内部没有连接到控制器。因此,外部
之间的环回连接
C- RP #
和
F- RP #
必须在董事会作出的,即使
当您不使用外部设备的
RP #
引脚环回的。总是
三州
RP #
当闪光灯在不使用。
如果一个外部电监控电路被连接到
RP #
销与
环回,请遵循以下准则,以避免争
RP #
行:
■
在3.3 V电源的上电顺序应在50毫秒内完成的
电。 3.3 - V V
CC
应达到的最小V
CC
前50毫秒,
RP #
然后应被释放。
RP #
在上电期间必须拉低了电监控电路。
上电后,
RP #
应该是三态外部的电监测
电路。
■
如果前面的准则不能在50毫秒内完成的话
OE
引脚必须
驱动为低电平,直到外部
RP #
准备被释放。
配置手册(全两卷集)
2009年12月Altera公司