
应用笔记
PT4820系列
使用开/关使能控制的PT4820
系列三路输出DC / DC转换器
该PT4820 ( 48V输入)系列的三输出DC / DC
转换器采用两个输出使能控制。 EN1
(引脚1 )是
积极启用
输入,和EN2 (引脚2 )为
负启用
输入。两个输入都为参考电
转制为-V
in
上的主要或输入端(引脚4 )
转换器。该
启用
引脚控制的理想与
集电极开路(或漏极开路)分立晶体管。一个上拉
电阻是不需要的。如果一个上拉电阻被添加,
上拉电压必须限制在15V。
负输出使能(正禁止)
要配置转换为负使能功能,
EN1 (引脚1 )是左开路,系统开/关
控制信号被施加到EN2 (引脚2) 。应用少
比0.8V (相对于-V
in
潜在的)的引脚2 ,使
该转换器的输出。使用缓冲晶体管的一例
再次详见图2-2 。
注:转换器
仅产生和输出电压,如果一个有效的输入电压为
应用到± V
in
.
图2-2 ;负使能配置
自动( UVLO )上电
EN2连接(引脚2) -V
in
( 4针),并留下EN1
(引脚1)开路配置的转换器,用于自动
马蒂奇电。 (见数据表“典型应用”)。
变换器控制电路集成了一个“下
欠压锁定“ ( UVLO )功能,禁用
转换到指定的最低输入电压为
目前在±V
in
。 (见数据表规格) 。在UVLO
电路可确保在上电期间清洁过渡,
掉电,允许转换器容忍一个慢
上升的输入电压。对于大多数应用, EN1和
EN2 ,可被配置为自动上电。
直流/直流
模块
1
2
BSS138
EN 1
EN 2
1 =输出在
–V
IN
4
ΔVIN
正输出使能(负禁止)
要配置转换为积极的启用功能
化, EN2连接(引脚2) -V
in
(引脚4) ,并应用
系统开/关控制信号EN1 (引脚1 ) 。在这
构,施加电压低于0.8V (相对于
-V
in
势)引脚1禁用转换器输出。
图2-1是该FPGA实现的使用例子
缓冲晶体管。
开/关启用开启时间
当开/关使能输入, EN1或EN2使用
以使PT4820的输出电压,对接通
延迟时间(从使能的转换测
信号到该实例的输出开始上升)会有所不同
与输入电压和该模块的内部定时。
在48V的输入电压,总的导通时间是
在20和60毫秒。这开启时间
降低输入电压增大。上升时间
的输出电压的是10至15毫秒。
图2-1 ;正使能配置
直流/直流
模块
1
2
BSS138
EN 1
EN 2
1 =输出关闭
–V
IN
4
ΔVIN
有关技术支持和更多信息,请参见封底或访问www.ti.com
28