
第26页
电源排序
电源排序
Altera公司要求您开机FPGA的V
CCINT
之前的EPC设备供应
POR到期。
电时需要被控制,以使所述的EPC设备的
OE
信号变高后的
CONF_DONE
信号被拉低。如果EPC器件退出POR的FPGA是前
通电后,
CONF_DONE
信号将是很高的,因为在上拉电阻器被保持
该信号为高电平。当EPC器件退出POR ,
OE
被释放并拉高由
上拉电阻。由于EPC设备样品
NCS
信号上的上升沿
OE ,
它检测到一个高电平上
CONF_DONE
并进入空闲模式。
数据
和
DCLK
输出
不能改变这种状态,并且配置将不会开始。请问EPC设备只
退出此模式如果断电,然后正常供电。
1
为了确保设备进入配置模式正确的EPC ,你必须确保
FPGA中完成电的EPC器件退出POR之前。
该引脚可选的上电复位时间的功能是确保该电序列是有用的。
该EPC设备有两个POR设置- 2毫秒时
PORSEL
被设定为高电平和
100毫秒时,
PORSEL
被设置为一个较低的水平。欲了解更多的保证金,在100毫秒的设置即可
选择让FPGA上电时的配置是尝试之前。
或者,功率监视电路或电源良好信号可以用于保持
FPGA的
送到nCONFIG
引脚置为低电平,直到两个电源稳定下来。这保证
正确的上电顺序,配置成功。
编程和配置文件支持
Quartus II软件提供的EPC设备编程支持,
自动生成
.POF
为EPC4 , EPC8和EPC16设备。在一个
多设备项目, Quartus II软件可以结合
.sof
多个
ACEX 1K , APEX 20K , APEX II , Cyclone系列, FLEX 10K ,水星和Stratix系列
FPGA的到一个编程文件的EPC设备。
f
有关生成编程文件的详细信息,请参阅
Altera公司
增强型配置的设备。
EPC设备可以在系统通过工业标准的4针进行编程
JTAG接口。在EPC设备的ISP功能提供了易于成型和
更新FPGA的功能。
编程系统的EPC设备后, FPGA配置可以通过启动
包括EPC设备的JTAG
INIT_CONF
指令(参照
表11)。
增强型配置( EPC )设备数据表
2012年1月
Altera公司。