
飞利浦半导体
产品speci fi cation
80C51的8位微控制器系列
4K / 8K的OTP / ROM低电压( 2.7 V - 5.5 V ) ,
低功耗,高速( 33兆赫) , 128/256 B RAM
80C51/87C51/80C52/87C52
AC电气特性
T
AMB
= 0 ° C至+ 70°C和-40 ° C至+ 85°C ,V
CC
= + 2.7V至+ 5.5V ,V
SS
= 0 V
1, 2, 3
16 MHz时钟
符号
1/t
CLCL
t
LHLL
t
AVLL
t
LLAX
t
LLIV
t
LLPL
t
PLPH
t
PLIV
t
PXIX
t
PXIZ
t
特拉维夫
4
可变时钟
民
3.5
最大
16
单位
兆赫
ns
ns
ns
4t
CLCL
–100
t
CLCL
–30
3t
CLCL
–45
ns
ns
ns
3t
CLCL
–105
0
t
CLCL
–25
5t
CLCL
–105
10
6t
CLCL
–100
6t
CLCL
–100
ns
ns
ns
ns
ns
ns
ns
5t
CLCL
–165
0
2t
CLCL
–60
8t
CLCL
–150
9t
CLCL
–165
3t
CLCL
–50
4t
CLCL
–130
t
CLCL
–50
t
CLCL
–50
7t
CLCL
–150
3t
CLCL
+50
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
0
t
CLCL
–40
20
20
t
CLCL
+40
t
CLCL
–t
CLCX
t
CLCL
–t
CHCX
20
20
12t
CLCL
10t
CLCL
–133
2t
CLCL
–117
0
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
科幻gure
14
14
14
14
14
14
14
14
14
14
14
14
15, 16
15, 16
15, 16
15, 16
15, 16
15, 16
15, 16
15, 16
15, 16
15, 16
15, 16
16
15, 16
15, 16
18
18
18
18
17
17
17
17
振荡器
参数
频率
5
速版本:
ALE脉冲宽度
地址有效到ALE低
地址保持ALE低后
ALE低到有效指令
ALE低到PSEN低
PSEN脉冲宽度
PSEN低到有效指令
PSEN后输入指令保持
PSEN后输入指令FL燕麦
地址在有效指令
PSEN低到地址浮
RD脉冲宽度
WR脉冲宽度
RD低到有效数据
RD后的数据保持
RD后的数据FL燕麦
ALE低到有效数据中
地址中的有效数据
ALE低到RD或WR低
地址有效到WR低或RD低
数据有效到WR过渡
WR后数据保持
数据有效到WR高
RD低到地址浮
RD和WR高到ALE高
高时间
低电平时间
上升时间
下降时间
串口时钟周期时间
输出数据建立到时钟上升沿
之后,时钟上升沿输出数据保持
输入数据保持时钟上升沿后
民
最大
85
22
32
150
32
142
82
0
37
207
10
275
275
147
0
65
350
397
137
122
13
13
287
0
23
20
20
20
20
750
492
8
0
103
239
2t
CLCL
–40
t
CLCL
–40
t
CLCL
–30
t
PLAZ
数据存储器
t
RLRH
t
WLWH
t
RLDV
t
RHDX
t
RHDZ
t
LLDV
t
AVDV
t
LLWL
t
AVWL
t
QVWX
t
WHQX
t
QVWH
t
RLAZ
t
WHLH
t
CHCX
t
CLCX
t
CLCH
t
CHCl 3
移位寄存器
t
XLXL
t
QVXH
t
XHQX
t
XHDX
外部时钟
t
XHDV
17
时钟上升沿到输入数据有效
492
10t
CLCL
–133
ns
注意事项:
1.参数是有效的工作温度范围内,除非另有规定。
2.负载电容端口0 , ALE , PSEN和= 100 pF的负载电容为所有其它输出= 80 pF的。
3.接口的87C51 , 80C51 , 87C52或80C52与浮动时间可达45 ns的设备是允许的。这种有限的总线争用会不会
会损坏端口0的驱动程序。
4.请参见应用笔记AN457外部存储器接口。
5.零件,保证运转下来到0Hz 。当使用外部时钟源时, RST引脚应保持高电平最少
20
s
对于上电或唤醒从掉电。
2000 8月07
24