位置:首页 > IC型号导航 > 首字符V型号页 > 首字符V的型号第169页 > V62/03610-02YA > V62/03610-02YA PDF资料 > V62/03610-02YA PDF资料1第45页

SM320VC33-EP
数字信号处理器
SGUS037C - 2002年8月 - 修订2003年1月
中断响应时间
下面的表定义了定时参数的INTx信号。
对于INT3-时序要求
-INT0响应(参见图29)
VC33-120
民
t
su(INT-H1L)
t
h(H1L-INT)
t
W( INT )
建立时间, INT3-- INT0 H1前低
保持时间, INT3-- INT0后H1低
脉冲持续时间,中断,以确保只有一个
打断
P + 5*
1.5P
5*
0
2P -- 5*
P + 5*
1.5P
喃
最大
民
4*
0
2P -- 5*
VC33-150
喃
最大
单位
ns
ns
ns
*未经生产测试
P→T
C(H )
中断( INTx中)引脚是同步的,可以在一个时钟周期被置位在任何时间输入。该
SM320C3x中断是可选的电平还是边沿敏感。中断是在下降沿检测
H1 。因此,中断必须建立并保持对内部H1正确检测的下降沿。该
CPU和DMA响应检测到中断的指令,只获取边界。
对于当选择电平模式处理器识别仅一个中断时,中断脉冲必须被设置
并举行这样一个逻辑低电平条件发生了:
D
最少一个H1下降沿
D
不超过两个H1下降沿
D
中断源的边缘不能被指定为满足H1的下降沿建立和保持时间,必须
在脉冲宽度进一步限制为t的定义
W( INT )
在以上表格(参数51)。
当EDGEMODE = 1, INT0的下降沿 - 使用同步逻辑检测到中断3中断引脚(见
图7)。脉冲低和高的时间应该是两个CPU时钟或更大。
该SM320C3x可以从相同的源快速设置中断标志为两个H 1个时钟周期后,它具有
被清除。
如果指定的定时被满足时,在图29中所示的顺序发生;否则,附加的一个延迟
时钟周期是可能的。
邮政信箱1443
休斯敦,得克萨斯州77251--1443
45