
第17章电气特性
17.1.4
AC特性
17.1.4.1时钟时序
T
C
= 0℃至70℃ ,V
CC
INT = 1.5 V
±
0.1 V, V
CC
IO = 3.3 V
±
0.2 V
参数
MasterClock高宽
MasterClock低电平宽度
MasterClock频率
(注1 )
符号
t
MCH
t
MCL
f
MCK
条件
过渡
≤
2纳秒
过渡
≤
2纳秒
产品
200兆赫
产品
300兆赫
民
2
2
33
133
133
7.5
最大
133
200
300
30
2
2
单位
ns
ns
兆赫
兆赫
内部工作频率
MasterClock期
MasterClock上升时间
MasterClock下降时间
t
MCP
t
MCR
t
MCF
ns
ns
ns
注1: TX4955B的操作只保证与锁相环启用。
注2 :所有的输出时序假设一个25 pF的电容负载。
17.1.4.2系统接口
T
C
= 0℃至70℃ ,V
CC
INT = 1.5 V
±
0.1 V, V
CC
IO = 3.3 V
±
0.2 V
参数
数据输出
(注1,2, 3)
符号
t
DO
条件
BufSel = 0 100%
( 8毫安缓冲器)
BufSel = 1 50 %
( 4毫安缓冲器)
民
1.0
(注4 )
1.0
(注4 )
最大
5.0
单位
ns
5.5
ns
ns
数据设置
(注3)
数据保持
注1 :
注2 :
注3 :
注4 :
(注3)
t
DS
t
DH
2.5
1.0
定时从MasterClock 1.5 V开始测量到的每个信号的1.5伏。
容性负载的所有输出时序为25 pF的。
适用于所有系统的接口信号。
提供设计的保证。
17.1.5
时序图
17.1.5.1时钟时序
t
MCP
MasterClock
t
MCM
t
MCL
1.5 V
t
MCR
t
MCL
t
MCH
0.8
*V
CC
IO
0.2
*V
CC
IO
t
MCF
17-3