位置:首页 > IC型号导航 > 首字符E型号页 > 首字符E的型号第813页 > ERJ-8GEY0R00V > ERJ-8GEY0R00V PDF资料 > ERJ-8GEY0R00V PDF资料1第12页

EVM基本功能
DAC输出可通过J4插头连接器进行监控。所有
输出可以通过各自的跳线W2 , W11 , W12 , W13和切换
堆叠。堆叠允许使用8个DAC通道,只要该
I
2
C类地址是唯一的每个EVM板堆叠。
此外,一个DAC的输出可以被馈送到输出运算的同相端
放大器U2通过在J4的相应引脚安装跳线。输出运算放大器
U2首先必须为所需的波形特征正确配置。
请参阅本用户指南的第3章以获取更多信息。
与EVM的框图如图1 - 1 。
图1 - 1 EVM框图
VCC
VSS
VCC
GND
VSS
GND
VDD
(J1)
(J5)
3.3 VA
(J6)
VDD
(P6)
5 VA
外
参考
模块
W4
TP1
W2
W11
W12
W13
VREFH
DAC模块
4通道
A0
W7
A1
A2 A3 V REFL
W10
W6
TP5
DAC输出
TP3
产量
卜FF器
模块
(J4)
(P4)
W3
8通道
(J2)
(P2)
A0
A1
A2
A3
SDA
SCL
LDAC
V
REF
H
W15
W5
VSS
TP2
W8 W9
1-4