
输入数据格式
输入的数字视频是符合ITU -R Rec.656和SMPTE 125M标准。它是2个8位或
16位复用的4:2 :2( ( CB, Y,CR ), Y)的数据流。样品被锁止在时钟的上升沿
信号。数据输入引脚
DVIA [7 :0]的
和
DVIB [7 :0]的
(参见图3和图4为子地址寄存器的说明。 )
视频定时/同步发电机
该DVE输出PAL- B,D ,G , H,I , PAL -N , PAL - M或NTSC -M制式视频信号。
该DVE同步发生器可以在两种同步模式,主机或从机操作。
在主控模式下, DVE生成所有正确的水平和垂直或帧同步信号
在内部,并通过C / FSYNC / VBI引脚(C / FSYNC )输出CSYNC信号。
在从模式下, DVE源于比特并行输入数据流的同步信号开始活跃
视频( SAV )和结束活动视频( EAV )数据包的信息。同步信号输出到
Hsync和F /垂直同步或C / FSYNC / VBI引脚,并且可以编程为正极性或负极性。该
水平同步的相位也可以被控制。
此外, DVE允许更多的两个从属模式。其一是H /垂直同步的奴隶,而另一种是H / FSYNC奴隶
模式。
垂直消隐对应于以下几行。
625/50 624-22 311-335 ITU-R的行号
525/60 1-19 264-282 SMPTE行号
(见图3,4,5,6,7,8,9,10和11的子地址寄存器的说明。 )
图3 :数字输入时序( 525/60系统)的主模式
水平同步阶段
子address71 [2:0 ]
+ 4T延迟
70 (十六进制) { [1: 0] = 01 }
-3T延迟
HSYNC
HSYNC极性
sub-address71[5]
T
时钟
128T
244T
1440T
8位的输入模式
DVIA [7 :0]的
无效
FF
00
00
XY的Cb
0
Y
0
Cr
0
Y
1
Cb
2
Y
2
Cb
718
Y
718
Cr
718
Y
719
FF
00
00
16位输入模式
DVIA [7 :0]的
无效
DVIB [7 :0]的
无效
242T
Y
0
Y
1
Y2
Y
718
Y
719
Cb
0
or
Cr
0
Cr
0
Cb
0
Cb
2
Cr
2
Cb
718
Cr
718
Cr
718
Cb
718
6号
本文件包含的新产品信息。在此说明和信息,如有变更,恕不另行通知。
MC44722A / 3A版本0.05 98年7月15日