位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第760页 > CY7C0852V-133BBI > CY7C0852V-133BBI PDF资料 > CY7C0852V-133BBI PDF资料2第2页

CY7C0851V/CY7C0851AV
CY7C0852V/CY7C0852AV
CY7C0853V/CY7C0853AV
逻辑框图
逻辑框图如下。
[1]
OE
L
读/写
L
B0
L
B1
L
B2
L
B3
L
CE
0L
CE
1L
OE
R
读/写
R
B0
R
B1
R
B2
R
B3
R
CE
0R
CE
1R
DQ
27L
-DQ
35L
DQ
18L
-DQ
26L
DQ
9L
-DQ
17L
DQ
0L
-DQ
8L
9
9
9
9
9
9
DQ
27R
-DQ
35R
DQ
18R
-DQ
26R
DQ
9R
-DQ
17R
DQ
0R
-DQ
8R
I / O
控制
I / O
控制
9
9
地址。
读
后
真
双口
RAM阵列
地址。
读
后
A
0L
–A
17L
CNT / MSK
L
ADS
L
CNTEN
L
CNTRST
L
CLK
L
CNTINT
L
18
18
屏蔽寄存器
计数器/
地址
注册
镜子注册
TMS
TDI
TCK
屏蔽寄存器
计数器/
地址
注册
镜子注册
A
0R
–A
17R
CNT / MSK
R
ADS
CNTEN
CNTRST
R
CLK
R
CNTINT
R
地址
解码
地址
解码
打断
INT
L
逻辑
MRST
RESET
逻辑
JTAG
TDO
打断
逻辑
INT
R
记
1. 9M装置具有18个地址位,4M装置具有17个地址位,和2M装置具有16个地址位。
文件编号: 38-06070牧师* L
第39 2