位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第0页 > A2F200M3B-1TQG208Y > A2F200M3B-1TQG208Y PDF资料 > A2F200M3B-1TQG208Y PDF资料1第1页

修订版10
的SmartFusion可定制系统级芯片( CSOC )
微控制器子系统( MSS )
硬100 MHz的32位ARM
Cortex-M3
- 1.25 DMIPS / MHz的吞吐量,从零等待状态
内存
- 存储器保护单元( MPU )
- 单周期乘法,硬件除法器
- JTAG调试( 4线) ,串行线调试( SWD , 2
线) ,并单线浏览器( SWV )接口
内部存储器
- 嵌入式非挥发性快闪记忆体( eNVM ) , 128
KB到512 KB的
- 嵌入式高速SRAM ( eSRAM ) , 16千字节
64个字节,实现在2个物理块来
能够从2个不同的同时访问
大师
多层AHB通信矩阵
- 提供片上存储器高达16 Gbps的
带宽,
1
允许多主计划
10/100以太网MAC带RMII接口
2
可编程外部存储器控制器,
支持:
- 异步存储器
- NOR闪存, SRAM , PSRAM
- 同步SRAM
两个我
2
外设
两个16550兼容的UART
两个SPI外设
2个32位定时器
32位看门狗定时器
8通道DMA控制器来卸载的Cortex -M3
从交易数据
时钟源
- 32KHz到20MHz的主振荡器
- 电池备份的32 kHz低功耗振荡器
实时计数器( RTC )
- 100 MHz的嵌入式RC振荡器;精确的1 %
- 嵌入式模拟PLL与4输出相位( 0 , 90 ,
180, 270)
基于成熟的ProASIC
3 FPGA架构
低功耗,固件错误免疫130纳米, 7层金属,
基于闪存的CMOS工艺
非易失性,即时开启,保留节目当
已关闭
350 MHz的系统性能
嵌入式的SRAM和FIFO
- 可变宽高比4,608位SRAM块
- 为x1,x2 , x4的, ×9 ,而×18的组织
- 真正的双端口SRAM (不包括X18 )
- 可编程嵌入式FIFO控制逻辑
安全的ISP经由JTAG 128位的AES
的FlashLock
以安全的FPGA内容
5个时钟调整电路(CCC )高达2
集成的模拟PLL
- 相移,乘法/除法和延迟功能
- 频率:输入1.5-350兆赫,输出0.75
350兆赫
可编程模拟
模拟前端( AFE )
多达3个12位SAR型ADC
- 最大500 ksps的12位模式
- 550 Ksps起至10位模式
- 600 Ksps起至8位模式
内部2.56 V参考或可选的外部
参考
一个一阶
DAC ( Σ-Δ ) ADC元
- 8位, 16位或24位最大500 ksps更新率
截至5高性能模拟信号调理
每个设备块( SCB ) ,每组包括:
- 两个高压双极性电压监测器(带4
输入范围为± 2.5 V至-11.5 / + 14 V) ,用1%
准确性
- 高增益电流监控器,差分增益= 50 ,最高
至14 V共模
- 温度监控器(分辨率= ℃,在12位
模式;准确的-55° C至150° C)
达十高速电压比较
(t
pd
= 15纳秒)
卸载从模拟的Cortex -M3基于MSS
初始化ADC,DAC,和SCB中的方法和加工
为ADC和DAC参数采样序列引擎
建立
后处理引擎的功能如低
通滤波和线性变换
通过GUI中的自由人很容易配置
系统级芯片
( SoC)的软件
FPGA的I / O
- LVDS ,PCI, PCI-X ,最多至24 mA IOH / IOL
- 高达350 MHz的
MSS的I / O的
- 施密特触发器,由6毫安IOH , 8毫安IOL
- 高达180 MHz的
采用3.3 V单电源,带有片上1.5 V稳压器
外部1.5 V允许绕过调节器
(数字VCC = 1.5 V FPGA和MSS ,模拟VCC =
3.3 V和1.5 V)
模拟计算引擎( ACE )
高性能FPGA
I / O和工作电压
1理论最大
2 A2F200和更大的器件
2013年1月
2013 Microsemi的公司
I