位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第614页 > AD7457BRT-R2 > AD7457BRT-R2 PDF资料 > AD7457BRT-R2 PDF资料2第8页

AD7457
引脚配置和功能描述
V
DD 1
SCLK
2
SDATA
3
8
V
REF
V
IN +
03157-0-002
AD7457
7
6
V
IN-
顶视图
CS
4
(不按比例)
5
GND
图4. 8引脚SOT- 23引脚配置
表4.引脚功能描述
PIN号
1
2
3
助记符
V
DD
SCLK
SDATA
描述
电源输入。 V
DD
在2.7 V至5.25 V这个供应量应去耦至GND与0.1 μF电容和
10 μF的钽电容。
串行时钟。逻辑输入。 SCLK提供了用于从部分存取数据的串行时钟。此时钟输入也
用作时钟源转换过程。
串行数据。逻辑输出。来自AD7457的转换结果被设置在该输出作为串行数据
流。该位同步输出输入SCLK的下降沿。在AD7457的数据流由
其次是12位提供MSB在前的转换数据四前导零。输出编码是
直(自然)的二进制文件。
片选。该输入可通电的设备和启动的转换的双重功能
AD7457.
模拟地。接地参考点上的AD7457的所有电路。所有模拟输入信号和外部
参考信号应提交该接地电压。
反相输入端。该引脚设置为V的接地参考点
IN +
输入。连接到地或直流偏移
提供模拟地。
同相模拟输入。
参考输入的AD7457 。取值范围为100 mV至V外部基准电压源
DD
必须施加到该输入端。
指定的参考输入为2.5 V.此引脚应去耦至GND至少为0.33 μF的电容。
4
5
6
7
8
CS
GND
V
IN-
V
IN +
V
REF
版本A |第20页第7