
APL3200
引脚说明
针
号
1
名字
DCLV
功能
启用在充电完成
从AC适配器充电器DC电源输入。 DCLV收费BATT通过内部MOSFET。
该引脚的最大工作电压为6.0V 。当过电压保护MOSFET是
启用
DCLV被连接到
连接,
在充电完成
直流当输入电压是适合充电。
电压检测引脚从交流适配器的直流输入。该引脚的最大工作电压为18V 。
启用在充电完成
此电压检测功能提供从AC适配器为过电压的直流电压的状态
保护。
充电状态输出引脚1。该引脚为高电平有效,漏极开路输出引脚。
USB充电电流选择输入。 USEL是一个逻辑输入,设置USB电源充电电流
500毫安时USEL为逻辑高电平,并为100mA时USEL为逻辑低电平。
充电使能/禁止控制引脚。驱动EN为高电平使能设备。当EN为低时,所述
充电器停止充电和DCOK , UOK和PON保持活动状态。
信号和电源地。
直流充电电流设定引脚。连接一个电阻到GND设定快速充电电流时,
在DCLV输入供电的充电器。
外部热敏电阻连接引脚。 THRM将暂停充电时外部连接的
热敏电阻( 10kΩ的+25
o
C)是在低于0
o
℃或大于50
o
C.此引脚连接到
GND禁用此功能。
3V基准电压输出引脚。源达1.5毫安偏置的外部热敏电阻。带旁路
0.1μF到GND 。 REF负载不会影响BATT调节精度。
充电状态输出引脚2。该引脚为高电平有效,漏极开路输出引脚。
偏置电源引脚的内部电路。该引脚切换到销(或者DCLV或USB)具有更高的
供给比其他。绕过一个2.2μF电容到GND 。
USB充电器电源输入。通过内部MOSFET费棉絮。
USB电源就绪输出引脚。 UOK是一个低电平有效的漏极开路输出变为低电平时, USB是
有效的充电电源(V
USB
>3.65V和V
DC
<3.65V).
栅极驱动器输出引脚P沟道MOSFET的系统负载断开时,电池
施加电源。 PON是高电平有效,漏极开路输出,内部140kΩ电阻的
理由是变高时, V
DC
或V
USB
已准备就绪。
充电器输出引脚。该引脚连接到一个锂离子电池的正极端子。
直流电源就绪输出引脚。 DCOK是一个低电平有效的漏极开路输出变为低电平时3.65V < V
DC
< 6.4V 。
裸露的金属垫片。此垫被连接到地面。请注意,此内部连接是
软连接,意思是有物理连接的裸露焊盘没有内部的金属或键合线
到GND引脚。该连接是通过在模具中的硅基材上,然后通过一个
导电环氧树脂。连接裸露焊盘到地面不会删除的要求
良好的接地连接到GND 。
2
3
4
5
6
7
DC
STAT1
USEL
EN
GND
DCI
8
THRM
9
10
11
12
13
REF
STAT2
BYP
USB
UOK
14
15
16
PON
BATT
DCOK
PAD
EP
版权
茂达电子股份有限公司
A.5牧师 - 四月, 2009年
10
www.anpec.com.tw