
AD7865
访问输出数据寄存器
有四个输出数据寄存器,每个所述四个
从转换序列可能的转换结果。该
在转换序列中的第一次转换的结果存放
注册1 ,第二结果存放在寄存器2等
上。例如,如果在转换序列V
IN1
, V
IN3
和V
IN4
选择(请参阅选择转换序列)的结果
在V转换
IN1
, V
IN3
和V
IN4
被放置在寄存器1
分别为3 。输出数据寄存器指针复位到
指向注册处1中的第一个转换结束
序列中,刚好在
EOC
变低。在这一点上的逻辑
输出FRSTDATA将去逻辑高,表示输出
把数据寄存器指针寻址寄存器1.当
CS
和
RD
都是逻辑低址寄存器的内容被
启用到数据总线( DB0 - DB13 ) 。
产量
数据寄存器
OE
#1
2-BIT
计数器
指针*
解码
OE
#2
OE
#3
(V
IN1
)
(V
IN3
)
(V
IN4
)
O / P
DRIVERS
OE
DB0到
DB13
FRSTDATA
V
DRIVE
数据总线在阅读中描述的转换之间
转换序列。该指针复位指向寄存器1
上的上升沿
RD
信号最后一次转换时
结果在序列中被读出。在所示的例子
图8中,这意味着它们的指针被设置到寄存器1时
的寄存器3的内容读出。
看完转换序列完成之后
图9示出相同的转换序列与图7中
这种情况下,然而,这四个转换结果(关于V
IN1
到V
IN4
)读取所有的转换完成之后,即当
BUSY变为逻辑低电平。该FRSTDATA信号变为逻辑高电平
在第一次转换之前,为了结束
EOC
将逻辑
低。正如前面提到的FRSTDATA有indetermi-
内特状态后,初始上电,因此FRSTDATA可能
已经是逻辑高电平。不同的情况下在一读时,
转换输出数据寄存器指针递增上
的上升沿
RD
因为下一个转换结果可用
能够在这种情况下。这意味着以后FRSTDATA会逻辑低
上的第一个上升沿
RD 。
连续读操作将访问剩余的转换
结果在上升通道的顺序。每一个读操作递增
ments输出数据寄存器指针。读出操作是
访问上一次的转换的结果,使输出的数据寄存器
之三指针被复位,以便下一次读操作将访问
第一次转换结果。这示于图8与
后BUSY变低访问的结果第五读
在V转换
IN1
。因此,输出数据寄存器用作
循环缓冲器,其中所述转换结果,可continu-
盟友访问。该FRSTDATA信号变高时,
第一个转换结果可用。
数据启用到数据总线DB0到DB13使用
CS
和
RD 。
两
CS
和
RD
如上所述具有相同的功能
在上一节。没有任何限制或性能
与读出操作的位置关联的含义
后BUSY变为低电平,但之间有一个最小的时间
阅读必须遵守的操作。还要注意的是一个“安静
时间“ ,在下一个转换序列开始之前是需要的。
OE
# 4无效
RESET
RD
CS
*本
指针将不会被递增一个上升沿
RD
直到
转换结果是在输出数据寄存器。指针
被复位当最后一个转换结果读
AD7865
图8.输出数据寄存器
当转换后读取输出数据寄存器
序,即当BUSY变为低电平,寄存器指针
递增的上升沿
RD
信号所示
图8.然而,阅读时的转换结果
在转换序列的转换,指针不会
递增,直到一个有效的转换结果是在寄存器
来解决。在这种情况下,指针被递增,当
转换已经结束,结果已转移到
输出数据寄存器。发生这种情况时
EOC
变为低电平, there-
前面
EOC
可被用于使能寄存器的内容到
t
1
CONVST
t
忙
忙
t
2
安静
时间
EOC
RD
t
8
t
3
CS
t
4
t
6
数据
V
IN1
V
IN2
t
7
V
IN3
V
IN4
V
IN1
t
10
FRSTDATA
t
10
图9.时序图,看完之后的转换序列
版本B
–13–