
恩智浦半导体
74LVC125A
四缓冲器/ 5 V容限输入/输出线路驱动器;三态
5.管脚信息
5.1钢钉
1OE
2
3
4
5
6
7
GND
3Y
8
1
1A
1Y
2OE
2A
2Y
GND
2
3
4
5
6
7
001aad045
1OE
1
14 V
CC
13如图40E所示
12 4A
1号航站楼
索引区
1A
1Y
2OE
2A
14 V
CC
13如图40E所示
12 4A
11 4Y
10 3Oe时
9
3A
125
11 4Y
10 3Oe时
9
8
3A
3Y
125
GND
(1)
2Y
001aad046
透明的顶视图
( 1)这是不是电源引脚。衬底被附连到
使用导电这片芯片粘接材料。那里
没有电或机械要求的焊料
这种垫。然而,如果它被焊接时,焊料的土地
应保持浮动或连接到GND 。
图4 。
为SO14和( T) SSOP14管脚配置
图5 。
引脚CON组fi guration的DHVQFN14
5.2引脚说明
表2中。
符号
1A, 2A, 3A, 4A
1Y, 2Y, 3Y, 4Y
GND
V
CC
引脚说明
针
2, 5, 9, 12
3, 6, 8, 11
7
14
描述
数据使能输入(低电平有效)
数据输入
数据输出
接地( 0 V )
电源电压
10E, 2OE , 3Oe时,如图40E所示1,4, 10,13
6.功能描述
表3中。
输入
诺埃
L
L
H
[1]
功能选择
[1]
产量
nA
L
H
X
nY
L
H
Z
H =高电压电平; L =低电压电平; X =不关心; Z =高阻关断状态
74LVC125A
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2013年保留所有权利。
产品数据表
启示录7 - 2013年4月11日
3 16