添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第911页 > AD6620S/PCB > AD6620S/PCB PDF资料 > AD6620S/PCB PDF资料2第16页
AD6620
该指数偏移量是用来转移数据的权利。例如,
表一显示,没有ExpOff转变,范围12分贝是
当ADC的输入是在最大水平丢失。这是不需要的
因为它降低了系统的动态范围和信噪比
通过降低相对于感兴趣的信号的量化
本底噪声。
避免了满量程ADC的这个自动衰减显
最终,该指数偏移用于移动最大的信号( RSSI =
5 )最多的地步,也没有降档。换句话说,
一旦指数反位已定,该指数偏移
应进行调整,使模(7-5 + ExpOff , 8)= 0。这是
当自模指数偏移被设定为6的情况下(8,8 )= 0 。
表二显示了使用时的使用ExpInv和ExpOff的
与AD6600 ADC。
表II中。 AD6600传递函数与AD6620 ExpInv = 1 ,
和ExpOff = 6
时钟通常用于时钟的AD6620 。应用程序
需要比ADC采样更快的信号处理的时钟
时钟,可以采用分数速率输入时序如图中
下面的章节。根据改变输入的时序要求
到操作模式。分数速率输入时序创建
不再是“不关心”的时间为输入数据,以使得较慢的ADC
只需满足建立和保持条件的数据
相对于它们自己的采样时钟周期,而不是
更快的信号处理时钟。 ADC的采样时钟可能
的CLK直到并包括1的任何整数分数,只要
时钟和数据速率是小于或等于67 MSPS的。
单通道实模式
在单通道实模式下,A / B输入引脚的功能
一个高电平有效使能输入。如果A / D采样时钟足够快
执行必要的过滤功能,全速率输入定时
可直接或A / B应当连接到高电平,如图23 。
ADC输入
水平
最大
AD6600
RSSI[2.0]
101 (5)
100 (4)
011 (3)
010 (2)
001 (1)
000 (0)
AD6620
数据
1 ( >> 0 )
2 ( >> 1 )
4 ( >> 2 )
8 ( >> 3 )
16 ( >> 4 )
32 ( >> 5 )
信号
减少
-0分贝
-6分贝
-12分贝
-18分贝
-24分贝
-30分贝
CLK
t
SI
IN [ 15:0]
N
EXP [2:0 ]
t
HI
N+1
N+2
N+3
N+4
A / B
最少
( ExpInv = 1, ExpOff = 6)
这种灵活性在处理指数允许到AD6620
接口除了AD6600等增益范围的ADC 。
该指数的偏移量可以被调整,以允许多达七个
RSSI (EXP)的范围内使用,相对于AD6600s 5 。
它也允许AD6620中的系统,它采用量身定做
的AD6600 ,但不利用其所有的信号范围。为
例如,如果只有第一4 RSSI的范围预计将发生
然后将指数的偏移可以被调整为5 ,这将
然后进行RSSI = 4对应于0 dB点AD6620的。
D10 ( MSB )
IN15
图23.全速率输入时序,单通道
实模式
当一个更快的处理时钟用于实现更好的过滤器
性能,在A / D数据必须与快同步
AD6620 CLK信号。这是通过使ADC时钟实现
率的AD6620时钟速率的整数分数。 AD6620的输入
数据采样以较低的ADC时钟速率。在单
通道实时模式,这是通过动态控制实现
在A / B输入,使每个CLK上升沿之前高
该数据将被采样。 A / B必须先退低
在下一个高速时钟脉冲和A / B的占空比
因此信号将等于该数据到时钟的比率。
CLK
AD6600
AD6620
t
SI
IN [ 15:0]
N
EXP [2:0 ]
t
HI
N+1
D0 ( LSB )
IN4
IN3
IN2
IN1
IN0
EXP2
EXP1
EXP0
A / B
A / B OUT
RSS12
RSS11
RSS10
图24.分数速率输入时序( 4
×
CLK ) ,单
通道实时模式
A / B
集信道实模式
在AD6600 GAIN-图22.典型的互连
测距ADC和一个分集的应用的AD6620
输入时序
CLK信号是用来采样输入端口和时钟的
随后的同步信号处理级。 CLK信号
能以最高67 MHz和具有45 %的占空比,以
为55% 。在使用高速ADC应用中, ADC采样
在多样性通道实时模式下,A / B引脚不仅是
作为输入使能,而且,以确定哪些信道正在被
取样于一个给定的CLK的边缘。高对A / B引脚标志
通道A的数据和低A / B马克通道B的数据。该
AD6620只有一个A / B过渡后接受的第一个样本。
所有后续的样品被忽视,直到A / B再次发生变化。
当全速率的输入时序采用多样性常用信
NEL实模式, A / B切换必须在CLK的每个上升沿
新数据被移入AD6620 。
–16–
REV 。一

深圳市碧威特网络技术有限公司