位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1460页 > ADXL345BCCZ-RL > ADXL345BCCZ-RL PDF资料 > ADXL345BCCZ-RL PDF资料1第17页

数据表
表9. SPI数字输入/输出
参数
数字输入
低电平输入电压(V
IL
)
高电平输入电压(V
IH
)
低电平输入电流(I
IL
)
高电平输入电流(I
IH
)
数字输出
低电平输出电压(V
OL
)
高电平输出电压(V
OH
)
低电平输出电流(I
OL
)
高电平输出电流(I
OH
)
引脚电容
1
ADXL345
测试条件
民
极限
1
最大
0.3 × V
DD I / O
0.7 × V
DD I / O
V
IN
= V
DD I / O
V
IN
= 0 V
I
OL
= 10毫安
I
OH
= -4毫安
V
OL
= V
OL , MAX
V
OH
= V
OH ,分
f
IN
= 1兆赫,V
IN
= 2.5 V
0.1
0.1
0.2 × V
DD I / O
0.8 × V
DD I / O
10
4
8
单位
V
V
A
A
V
V
mA
mA
pF
根据表征结果的限制,而不是生产测试。
表10. SPI时序(T
A
= 25 ° C,V
S
= 2.5 V, V
DD I / O
= 1.8 V)
1
参数
f
SCLK
t
SCLK
t
延迟
t
安静
t
DIS
t
CS , DIS
t
S
t
M
t
格局
t
HOLD
t
SDO
t
R 4
t
F4
1
2
民
200
5
5
极限
2, 3
最大
5
10
150
0.3 × t
SCLK
0.3 × t
SCLK
5
5
40
20
20
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
描述
SPI时钟频率
1 /( SPI时钟频率)脉冲间隔比为SCLK输入是40/60至四十零分之六十〇
CS下降沿到SCLK下降沿
SCLK上升沿到CS上升沿
CS上升沿到SDO禁用
SPI通信之间的无效CS
SCLK的低脉冲宽度(空间)
SCLK高脉冲宽度(马克)
SDI前SCLK上升沿有效。
SDI后SCLK上升沿有效。
SCLK下降沿到SDO / SDIO输出转换
SDO / SDIO输出高电平输出低电平跳变
SDO / SDIO输出低电平输出高电平的跳变
在CS , SCLK , SDI和SDO引脚没有内部上拉或下拉;它们必须被驱动为正确的操作。
根据表征结果,限制其特征为f
SCLK
= 5 MHz和总线负载100 pF的电容;未经生产测试。
3
定时值测得对应于输入的阈值(Ⅴ
IL
和V
IH
)列于表9 。
4
测得的输出上升和下降时间为150 pF的电容负载。
修订版D |第17页40