添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1066页 > AD9523-1/PCBZ > AD9523-1/PCBZ PDF资料 > AD9523-1/PCBZ PDF资料1第1页
低抖动时钟发生器,
14 LVPECL / LVDS / HSTL / 29路LVCMOS输出
AD9523-1
特点
输出频率: <1 MHz至1 GHz
启动频率精度: < ± 100 ppm的(由下式确定
VCXO参考精度)
零延迟操作
输入至输出边沿时序: <150 PS
双VCO分频器
14输出:可配置的LVPECL , LVDS ,HSTL和LVCMOS
14专用输出分频器与无抖动可调延迟
可调延时: 63分辨率的步骤和frac12 ; VCO期
输出分频器
输出至输出偏斜: <50 PS
占空比校正奇数分频器设置
上电时所有输出自动同步
绝对输出抖动: <150 FS在122.88兆赫
积分范围: 12 kHz至20MHz的
宽带定时抖动: 124 fs的
数字锁定检测
非易失性EEPROM存储配置设置
支持SPI和IC兼容的串行控制端口
双PLL架构
PLL1
低带宽参考输入时钟与清理
外置VCXO
300 kHz至75 MHz的相位检测率
冗余参考输入
自动和手动参考切换模式
回切和nonrevertive开关
参考检测与保持模式的损失
从VCXO低噪声输出LVCMOS用于RF / IF
合成
PLL2
高达250 MHz的相位检测率
集成低噪声VCO
功能框图
OSC_IN , OSC_IN
AD9523-1
REFA ,
REFA
REFB ,
REFB
REF_TEST
PLL1
PLL2
DIVIDE逐
3, 4, 5
8个输出
OUT0,
OUT0
OUT3,
OUT3
OUT10,
OUT10
OUT13,
OUT13
OUT4,
OUT4
SCLK / SCL
SDIO / SDA
SDO
控制
接口
( SPI和I
2
C)
延迟
EEPROM
DIVIDE逐
3, 4, 5
6输出
OUT9,
OUT9
14-CLOCK
分配
ZD_IN , ZD_IN
图1 。
概述
该AD9523-1提供低功耗,多路输出,时钟
具有低抖动性能分布函数,以及一个
片上PLL和VCO有两个VCO分频器。片内VCO
曲调从2.94 GHz到3.1 GHz的。
该AD9523-1被定义为支持的时钟要求
长期演进( LTE)和多载波GSM基站
设计。它依靠外部VCXO ,以提供参考
抖动清除,以达到严格的低相位噪声要求一
必要时可接受的数据转换器的SNR性能求。
输入接收器,振荡器和零延迟接收器提供
两个单端和差分工作模式。当连接
到恢复的系统参考时钟和VCXO时,器件
产生14的低噪声输出,射程达1 MHz至1 GHz ,
和一个专用的输入PLL ( PLL1 )输出缓冲。
的频率和一个时钟输出相的相到另一
时钟输出可以通过一个分频器相位选择的装置来改变
功能用作无抖动,粗定时调整
在增量是等于信号的半个周期
走出VCO的。
一个封装内EEPROM可以通过串行编程
接口的电存储用户定义寄存器设置
和芯片复位。
应用
LTE和多载波GSM基站
无线和宽带基础设施
医疗器械
时钟高速ADC , DAC的, DDS中, DDC的,公爵, MxFEs
低抖动,低相位噪声时钟分配
时钟产生和转换为SONET , 10GE , 10G FC ,
和其它10 Gbps协议
前向纠错( G.710 )
高性能无线收发器
ATE和高性能仪器仪表
版本B
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113 2010-2011 ADI公司保留所有权利。
09278-001
首页
上一页
1
共60页

深圳市碧威特网络技术有限公司