
AD7304/AD7305
表6. AD7305控制逻辑真值表
WR
1
L
↑+
L
↑+
L
↑+
L
↑+
H
L
H
H
A1
L
L
L
L
H
H
H
H
X
X
X
X
A0
L
L
H
H
L
L
H
H
X
X
X
X
LDAC
2
H
H
H
H
H
H
H
H
L
L
↑+
H
输入寄存器功能
注册一个装有DB0到DB7
寄存器A锁存DB0到DB7
寄存器B装有DB0到DB7
寄存器B锁存DB0到DB7
寄存器C满载DB0到DB7
寄存器C锁存DB0到DB7
寄存器D装载DB0到DB7
寄存器D锁存DB0到DB7
无影响
输入寄存器X透明DB0到DB7
无影响
无影响,设备未选择
DAC寄存器功能
锁存上一页目录,没有变化
锁存上一页目录,没有变化
锁存上一页目录,没有变化
锁存上一页目录,没有变化
锁存上一页目录,没有变化
锁存上一页目录,没有变化
锁存上一页目录,没有变化
锁存上一页目录,没有变化
加载的所有输入寄存器的内容,注册透明
注册透明
所有输入寄存器锁存内容
无影响,设备未选择
1
2
↑+
正逻辑转换;
↓–
负逻辑转换; X不在乎。
LDAC是电平敏感的输入。
t
WR
WR
t
AS
A0, A1
t
AH
t
DS
D0–D7
t
DH
t
LS
LDAC
t
LH
t
LDW
t
S
V
OUT
01114-006
±1
最低位
误差带
图6. AD7305通用时序图
t
SDN
A0/SHDN
t
SDR
01114-007
I
DD
图7. AD7305时序图放大
版本C |第20页第7