
恩智浦半导体
74LVC1G125
总线缓冲器/线路驱动器;三态
12.波形
V
I
A输入
GND
t
PHL
V
OH
Y输出
V
OL
V
M
mnb153
V
M
t
PLH
在测量点中给出
表9 。
V
OL
和V
OH
是随输出负载所发生的典型的输出电压电平。
图8 。
输入A输出Y传延迟时间
V
I
OE输入
GND
t
PLZ
V
CC
产量
低到关
截止到低
V
OL
t
PHZ
V
OH
产量
高到关
断到高
GND
输出
启用
输出
残
输出
启用
mna644
V
M
t
PZL
V
M
V
X
t
PZH
V
Y
V
M
在测量点中给出
表9 。
V
OL
和V
OH
是随输出负载所发生的典型的输出电压电平。
图9 。
表9 。
V
CC
三态启用和禁用时间
测量点
输入
V
M
0.5V
CC
0.5V
CC
1.5 V
1.5 V
0.5V
CC
产量
V
M
0.5V
CC
0.5V
CC
1.5 V
1.5 V
0.5V
CC
V
X
V
OL
+ 0.15 V
V
OL
+ 0.15 V
V
OL
+ 0.3 V
V
OL
+ 0.3 V
V
OL
+ 0.3 V
V
Y
V
OH
0.15 V
V
OH
0.15 V
V
OH
0.3 V
V
OH
0.3 V
V
OH
0.3 V
电源电压
1.65 V至1.95 V
2.3 V至2.7 V
2.7 V
3.0 V至3.6 V
4.5 V至5.5 V
74LVC1G125
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2012保留所有权利。
产品数据表
牧师11日 - 2012年7月2日
8 20