
高速电路板布局指南
图11-6 。带状线阻抗改变线宽
80
70
60
50
Z0 (Ω)
40
30
20
10
0
4
4.5
5
5.5
6
6.5
W
( MIL )
7
7.5
8
8.5
9
10
Z0
T
= 1.4密耳
H
= 24.0密耳
图11-7
显示带状线阻抗变化的介电
采用带状线的阻抗公式,保持走线宽度和高度
追踪厚度不变。
图11-7 。带状线阻抗改变电介质高度
80
70
60
50
Z0 (Ω)
40
30
20
10
0
16
20
24
28
H
( MIL )
32
36
40
44
Z0
T
= 1.4密耳
W
= 9.0密耳
与微带布局,带状线布局的阻抗也
变化成反比,线宽和成正比
高度。然而,改变与上述接地迹高度的速率是多少
与微带布局比较慢的带状布局。带状线
布局具有由FR-4材料夹在中间的信号,而微带
布局具有一个导体开放到空气中。这种接触将导致更高的
有效介电常数的带状线的布局与微带相比
Altera公司。
2007年5月
11–7
的Stratix II器件手册,第2卷