位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第301页 > CYIL2SC1300AA-GZDC > CYIL2SC1300AA-GZDC PDF资料 > CYIL2SC1300AA-GZDC PDF资料2第8页

CYIL2SM1300AA
该6T像素
以获得组合具有高的全域快门功能
灵敏度和良好的寄生感光度( PLS ) ,实施
中示出的像素结构
图6 。
这种像素架构
被设计成以14微米× 14微米的像素间距。像素设计
满足列出的规格
表1
和
表2
在页
2.该架构还支持流水线和触发模式,如
所示
图6 。
图6. 6T像素架构
Vpix的
VMEM
窗口
窗口很容易被SPI实现。的x的起点
和y地址和窗口的大小可以被上传。该
在x方向上的最小步长大小为24像素(仅选择
24的倍数作为启动或停止地址) 。最小步
在y方向上的尺寸是1行(每行可被寻址)
在正常模式下,并在子采样模式两行。
节
SEQUENCER
第10页讨论如何使用
寄存器来实现期望的投资回报率。
表8.典型的帧速率630 MHz的时钟
图片
帧速率帧阅读
分辨率( X * Y)
( FPS )
退房时间(μs )
1296x1025
507
1842
6933
1970
550
146
640 x 512
256 x 256
样品
SELECT
RESET
模拟数字转换器
该传感器具有板载24个10位ADC的流水线。这些ADC
在31.5兆采样/秒标称操作。
表9. ADC参数
帧速率和窗
帧率
帧速率取决于输入时钟,帧开销
时间( FOT ) ,行开销时间( ROT ) 。帧周期
由下式计算:
帧周期= FOT + NR 。行* ( ROT + NR 。 *像素时钟周期)
表7.帧率参数
参数
FOT
评论
帧开销
时间
行开销
时间
行数
读出每
FRAME
像素数
读出每一行
澄清
可编程:默认
315 MHz的时钟粒度
周期( 5 μs的630兆赫)
可编程:默认13
粒度时钟周期
( 206纳秒为630兆赫)
参数
数据速率
量化
DNL
INL
10位
规范
31.5兆采样/秒
典型值。 < 1 DN
典型值。 < 1 DN
可编程增益放大器
的PGA的发送到模数转换器之前放大信号。
在PGA内的扩增是通过一个SPI设置控制:
afemode [5:3 ] 。
3>寄存器:可通过afemode<5选择六个增益步。
表10
列出的六个增益设置。的单位增益选择
3>设置: PGA由默认afemode<5完成。
表10.增益设置
afemode<5 : 3>
000
001
010
011
100
101
收益
1
1.5
2
2.25
3
4
腐烂
上午十时正。线
上午十时正。像素
时钟周期1/63兆赫= 15.9 ns的每个通道工程
63 MHz的12路
结果在756 MHz的数据率
例子
在标称速度全分辨率的读数( 756 MHz的像素
率= 1.32 ,NS)
帧周期= 5微秒+ ( 1025 * ( 206 NS + NS 1.32 * 1296 ) = 1.97毫秒
= > 507 FPS
该LUPA1300-2的真实速度被降低到500帧,
因为开销像素读出黑电平校正
和其他在船上的特点。
文件编号: 001-24599修订版* C
第8页41
[+ ]反馈