位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1509页 > CYIL2SM1300AA-GZDC > CYIL2SM1300AA-GZDC PDF资料 > CYIL2SM1300AA-GZDC PDF资料2第34页

CYIL2SM1300AA
表18.引脚列表
(续)
nr
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
引脚名称
VDDadc
VDDLVDS
CLKINP
CLKINN
SYNCP
SYNCn
GNDDIG
vdddig
cap_vrefm
cap_vrefp
GNDADC
VDDadc
GNDDIG
GNDBUF
VDDBUF
GNDANA
VDDANA
Vpix的
gndpix
VSAMP
GNDADC
vdddig
nbias_colload
TEST_ENA
int_time1
int_time2
int_time3
monitor1
monitor2
monitor3
cap_vrefadc
Vpix的
cap_vrefcm
RESET_N
SCAN_EN
SCAN_CLK
scan_clk_en
gndpix
GNDDIG
vdddig
Vpix的
TYPE
供应
供应
LVDS
LVDS
LVDS
LVDS
供应
供应
类似物
类似物
供应
供应
供应
供应
供应
供应
供应
供应
供应
供应
供应
供应
类似物
CMOS
CMOS
CMOS
CMOS
CMOS
CMOS
CMOS
类似物
供应
类似物
CMOS
CMOS
CMOS
CMOS
供应
供应
供应
供应
方向
I / O
I / O
I
I
O
O
I / O
I / O
O
O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
O
I
I
I
I
O
O
O
O
I / O
O
I / O
I
I
I
I / O
I / O
I / O
I / O
ADC电源
LVDS电源
LVDS输入时钟315 MHz的p节点
LVDS输入时钟315 MHz的正节点
LVDS同步输出
LVDS同步输出
数字地
数字电源
下限ADC范围脱钩
上限ADC范围脱钩
ADC地
ADC电源
数字地
柱缓冲地面
柱缓冲供应
柱缓冲地面
柱缓冲供应
像素核心供电
像素核心地
图像核心选择和样品供应
ADC地
数字电源
列偏差解耦
扫描引脚编曲
集成销第一坡
销一体化双斜率
整合三联针坡
输出引脚集成时序,整合在高
输出引脚的双斜率积分时间,在高
积分
输出引脚为三斜积分时间,在高
积分
ADC的黑色参考脱钩
像素核心供电
ADC的共模解耦
芯片复位(低电平有效)
DFT扫描启用
DFT时钟
DFT时钟使能
像素核心地
数字地
数字电源
像素核心供电
描述
位置
T17
U18
V19
W19
V20
W20
W24
V24
W22
V22
U20
T20
U22
W23
V23
U23
T23
T22
U21
T21
U24
T24
A24
C24
C23
B23
A23
C22
B22
A22
C21
B21
A21
C20
B20
A20
C19
B19
A19
C18
B18
文件编号: 001-24599修订版* C
第34页41
[+ ]反馈