位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第0页 > ASDP-21060CW-133 > ASDP-21060CW-133 PDF资料 > ASDP-21060CW-133 PDF资料1第34页

ADSP-21060/ADSP-21060L/ADSP-21062/ADSP-21062L/ADSP-21060C/ADSP-21060LC
三态时序- Bus主站/从站公交车
这些规格说明如何存储器接口被禁用
(停止驱动)或启用(恢复驾驶)相对于CLKIN
和SBTS引脚。这样的时间安排适用于总线主跃迁
化周期( BTC),和主机过渡周期( HTC)以及
SBTS引脚。
表21.三态时序- Bus主站,从公交车
5 V和3.3 V
最大
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
参数
时序要求
t
STSCK
SBTS设置CLKIN前
t
HTSCK
SBTS保持CLKIN前
开关特性
t
MIENA
地址/ CLKIN选择后启用
1
t
MIENS
闪光灯CLKIN后启用
2
t
MIENHG
HBG启用后CLKIN
t
MITRA
地址/选择禁用后CLKIN
3
t
MITRS
闪光灯禁用后CLKIN
2
t
MITRHG
HBG禁用后CLKIN
CLKIN数据后启用
4
t
DATEN
t
DATTR
数据停用后CLKIN
4
t
ACKEN
ACK CLKIN后启用
4
t
ACKTR
ACK禁用后CLKIN
4
t
ADCEN
ADRCLK CLKIN后启用
t
ADCTR
ADRCLK禁用后CLKIN
t
MTRHBG
存储器接口禁用HBG前低
5
存储器接口启用HBG后高
5
t
MENHBG
1
2
民
12 + DT / 2
6 + DT / 2
-1.5 - DT / 8
-1.5 - DT / 8
-1.5 - DT / 8
0 - DT / 4
1.5 - DT / 4
2.0 - DT / 4
9 + 5DT / 16
0 - DT / 8
7.5 + DT / 4
-1 - DT / 8
-2 - DT / 8
0 + DT / 8
19 + DT
7 - DT / 8
6 - DT / 8
8 - DT / 4
对于ADSP - 21060L / ADSP - 21060LC / ADSP- 21062L ,规格为-1.25 - DT / 8 ns(最小值) ,为ADSP- 21062 ,规格为-1 - DT / 8 ns(最小值) 。
闪光灯= RD , WR , PAGE , DMAG , BMS , SW 。
3
对于ADSP- 21060LC ,规格为0.25 - DT / 4 ns(最大值) 。
4
除了总线主控器的过渡周期,这些规范也适用于总线主站和巴士从同步读/写。
5
内存接口=地址, RD , WR , MSX , SW , PAGE , DMAGx和BMS ( EPROM中的引导模式) 。
HBG
t
MTRHBG
t
MENHBG
内存
接口
内存接口=地址,
RD , WR , MSX , SW ,
PAGE ,
DMAGx 。 BMS
( EPROM中的BOOT MODE)
图21.三态时序(总线转换周期, SBTS断言)
牧师F
|
第34页64 |
2008年3月