
ADuC841/ADuC842/ADuC843
参数
外部数据存储器写周期
t
WLWH
WR脉冲宽度
t
AVLL
ALE低后地址有效
t
LLAX
地址保持ALE低后
t
LLWL
ALE低到RD或WR低
t
AVWL
地址有效到RD或WR低
t
QVWX
数据有效到WR过渡
t
QVWH
WR之前数据建立
t
WHQX
WR后的数据和地址保持
t
WHLH
RD和WR高到ALE高
16 MHz内核的Clk
民
最大
65
60
65
130
190
60
120
380
60
8 MHz的核心时钟
最大
民
130
120
135
375
120
250
755
125
260
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ALE ( O)
t
WHLH
PSEN ( O)
t
LLWL
WR ( O)
t
WLWH
t
AVWL
t
LLAX
t
QVWX
t
QVWH
数据
t
WHQX
t
AVLL
A0 A7
端口2( O)
A16 A23
V8 A15
图89.外部数据存储器写周期
第0版|第80页88
03260-0-088