
93LC46/56/66
图2-5:
WRAL时序
6
CS
CLK
DI
1
0
0
0
1
X
X
Dx
D0
11
10
DO
高-Z
忙
准备
高-Z
在V为特征
CC
= 4.5V至+ 5.5V
.
14
图2-6:
ERASE时序
6
CS
检查状态
CLK
DI
1
1
1
An
An-1
An-2
A0
11
10
忙
准备
高-Z
12
DO
高-Z
图2-7:
ERAL时序
6
CS
检查状态
CLK
DI
1
0
0
1
0
X
X
11
10
忙
DO
高-Z
准备
高-Z
经鉴定均在Vcc = 4.5V至+ 5.5V保证。
13
2002-2012 Microchip的科技公司
DS21712C第9页