
ADG3300
应用
该ADG3300是专为运行在数字电路
不同的电源电压;因此,逻辑电平转换为
所需。低电压的逻辑信号被连接到
管脚,并且所述高电压逻辑信号连接到所述
引脚。该ADG3300可以提供两种电平转换
从AY和YA方向上的所有八个通道,消除
需要一个电平转换器IC,用于每个方向。内部
架构允许ADG3300进行双向电平
翻译而无需额外的信号来设置的方向
翻译。它也允许在两个同时的数据流
在相同的部分的方向,例如,四个信道转换
在AY方向而其它四种翻译在YA
方向。这通过消除定时简化了设计
要求的方向信号,并降低数
用于电平转换芯片。
图36显示了一个应用程序,一个1.8 V微处理器
可以读取或写入数据或从一个3.3 V外设使用
一个8位的总线。
100nF
100nF
其他设备,而不会引起竞争问题。图37示出了
其中一个3.3伏微处理器被连接到一个应用程序
使用三态功能1.8V的外围设备。
100nF
100nF
3.3V
I / O
H
1
Y1
V
器CCy
A1
V
CCA
A2
I / O
L
1
1.8V
I / O
H
2
I / O
H
3
微处理器/ I / O
H
4
微控制器/
I / O
H
5
DSP
I / O
H
6
I / O
H
7
I / O
H
8
GND
CS
Y2
Y3
Y4
Y5
Y6
Y7
Y8
GND
I / O
L
2
I / O
L
3
I / O
L
4
I / O
L
5
I / O
L
6
I / O
L
7
I / O
L
8
GND
外设
设备1
ADG3300
A3
A4
A5
A6
A7
A8
EN
100nF
100nF
Y1
V
器CCy
Y2
Y3
Y4
Y5
Y6
Y7
A1
V
CCA
A2
I / O
L
1
1.8V
I / O
L
2
I / O
L
3
I / O
L
4
I / O
L
5
I / O
L
6
I / O
L
7
I / O
L
8
GND
05061-039
ADG3300
A3
A4
A5
A6
A7
A8
EN
外设
设备2
1.8V
I / O
L
1
A1
V
CCA
A2
Y1
V
器CCy
I / O
H
1
3.3V
Y8
GND
I / O
L
2
I / O
L
3
微处理器/ I / O
L
4
微控制器/
DSP
I / O
L
5
Y2
I / O
H
2
A3
Y3
I / O
H
3
图37. 1.8 V至3.3 V的电平转换电路
使用三态功能
外设
设备
A4
Y4
I / O
H
4
I / O
H
5
ADG3300
A5
Y5
布局指南
正如任何高速数字集成电路,印刷电路板
布局是,在整个电路的性能非常重要。关怀
应注意,以确保适当的电源旁路和
返回的高速信号路径。每个V
CC
引脚(V
CCA
和
V
器CCy
)应使用低等效串联电阻被旁路
(ESR)和有效串联电感(ESI)电容器放置如
尽可能地接近在V
CCA
和V
器CCy
销。寄生电感
高速信号轨道的tance可能导致显著
过冲。这种效果可以通过使长度减少
的轨迹尽可能地短。实心铜平面的
返回路径( GND )还建议。
I / O
L
6
I / O
L
7
I / O
L
8
A6
Y6
I / O
H
6
A7
Y7
I / O
H
7
A8
Y8
I / O
H
8
GND
GND
EN
GND
图36. 1.8 V至3.3 V ,8位电平转换电路
当应用程序需要之间的电平转换
微处理器和多个外围设备,所述ADG3300
YI / O引脚( Y1至Y8 )可三态通过设置EN = 0 。
此功能允许ADG3300与共享数据总线
第0版|第17页20
05061-038