位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第567页 > TMS320VC5410GGW100 > TMS320VC5410GGW100 PDF资料 > TMS320VC5410GGW100 PDF资料1第18页

介绍
表1
-2 。信号说明(续)
终奌站
名字
I / O
描述
存储器控制信号(续)
室内空气质量
O / Z
指令信号采集。 IAQ是断言(低电平有效)时,有该地址的指令地址
总线并进入高阻抗状态时, OFF为低。
振荡器/定时器信号的
CLKOUT
CLKMD1
CLKMD2
CLKMD3
X2/CLKIN
X1
TOUT
O / Z
时钟输出信号。 CLKOUT可以表示CPU的机器周期的速率被1 ,2,3 ,或4分频为
配置在银行,切换控制寄存器( BSCR ) 。复位后, CLKOUT代表
机器周期率除以4 。
时钟模式选择信号。 CLKMD1 - CLKMD3允许不同的时钟模式的选择与配置
如水晶,外部时钟, PLL模式。
时钟/振荡器输入。如果不使用内部振荡器,X2 / CLKIN作为时钟输入。
输出引脚的内部振荡器的晶体。如果不使用内部振荡器, X1应留
悬空。 X1并没有进入高阻状态时,关闭低。
定时器输出。 TOUT信号脉冲时,芯片上的倒计时过去为零。脉冲是一个CLKOUT
周宽。 TOUT也进入高阻状态时,关闭低。
I
I
O
O
多通道缓冲串口0 ( McBSP的# 0 ) ,多通道缓冲串口1 ( McBSP的# 1 ) ,
和多通道缓冲串口2 ( McBSP的# 2 )信号的
BCLKR0
BCLKR1
BCLKR2
BDR0
BDR1
BDR2
BFSR0
BFSR1
BFSR2
BCLKX0
BCLKX1
BCLKX2
BDX0
BDX1
BDX2
BFSX0
BFSX1
BFSX2
BCLKS0
BCLKS1
BCLKS2
I / O / Z
接收时钟输入。 BCLKR用作用于缓冲串行端口接收的串行移位时钟。
I
串行数据接收输入
I / O / Z
帧同步脉冲的输入。该BFSR脉冲启动了BDR接收数据的过程。
传输时钟。 BCLKX用作McBSP的发送器的串行移位时钟。 BCLKX可以被配置为
输入或输出,并且被配置为输入以下复位。 BCLKX进入高阻状态时,
关变低。
串行数据传输的输出。 BDX被放置在高阻抗状态时不进行发射,当RS是
置时,或者当关低。
帧同步脉冲用于发射的输入/输出。该BFSX脉冲启动数据传输过程中通过
BDX 。 BFSX可以被配置为输入或输出,并且被配置为输入以下复位。 BFSX去
进入高阻抗状态时, OFF为低。
串口时钟参考。 McBSP的可被编程为使用BCLKS或CPU时钟作为
参考用于产生内部时钟和帧同步信号。引脚内部上拉电阻。
注:这些引脚是不可用的PGE封装。
杂项信号
I / O / Z
O / Z
I / O / Z
I
NC
无连接
HOST -PORT接口信号
并行双向数据总线。 HD0 - HD7置于高阻抗状态时,不输出数据。该
信号进入高阻抗状态时, OFF为低。在HPI数据总线具有一种被称为总线保持功能
这消除了无源元件和与它们相关联的功耗。总线保持器保持
在先前的逻辑电平的数据总线时,总线进入高阻抗状态。在HPI总线保持器
数据总线可以启用/软件控制下禁用。
HD0--HD7
I / O / Z
I =输入, O =输出,Z =高阻抗,S =电源
8
SPRS075E
1998年10月 - 2000年12月
-