位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第586页 > M24LR64-RDW6T-2 > M24LR64-RDW6T-2 PDF资料 > M24LR64-RDW6T-2 PDF资料1第107页

M24LR64-R
I
2
DC和AC参数
表104.我
2
C交流特性
在规定的试验条件
表100
符号
f
C
t
CHCl 3
t
CLCH
t
XH1XH2(1)
t
XL1XL2(1)
t
DL1DL2
t
DXCX
t
CLDX
t
CLQX
t
CLQV(2)(3)
t
CHDX(4)
t
DLCL
t
CHDH
t
DHDL
t
W
Alt键。
f
SCL
t
高
t
低
t
R
t
F
t
F
时钟频率
时钟脉冲宽度高
时钟脉冲宽度低
输入信号上升时间
输入信号的下降时间
SDA (出)下降时间
600
1300
20
20
20
100
0
100
100
600
600
600
1300
5
900
300
300
100
参数
分钟。
马克斯。
400
单位
千赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ms
t
苏: DAT
在数据建立时间
t
高清: DAT
数据保持时间
t
DH
t
AA
数据输出保持时间
时钟低到下一个数据有效(访问时间)
t
SU : STA
启动条件建立时间
t
高清: STA
START条件保持时间
t
苏: STO
停止条件设置时间
t
BUF
停止条件及下一个起始条件之间的时间
IC写入时间
推荐的IC总线快速模式规范1.价值观。
2.避免杂散启动和停止条件,最小延迟放置SCL = 1之间,下降或
SDA上升边缘。
3. t
CLQV
是由SDA总线所需的时间(从SCL的下降沿),以达到0.8V
CC
IN A
与I兼容方式
2
C规范(指定吨
苏: DAT
(分钟)= 100毫微秒) ,假定第r
公共汽车
× C
公共汽车
时间常数小于500纳秒(在指定
科幻gure 4 ) 。
4.重新启动的条件,或跟随一个写周期。
DocID15170版本15
107/121