位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1059页 > AD5665BCPZ-R2 > AD5665BCPZ-R2 PDF资料 > AD5665BCPZ-R2 PDF资料2第24页

AD5625R / AD5645R / AD5665R , AD5625 / AD5665
外部参考
在V
REFIN
销上的AD56x5R允许使用一个外部的
引用如果应用程序需要它。的默认状态
片内基准电压源关闭电。所有设备可以是
采用2.7 V至5.5 V电源供电。
1.
数据表
2线串行总线协议操作如下:
主通过建立开始启动数据传输
条件时, SDA线上高到低转换
发生在SCL为高电平。下面的一个字节是地址
字节,它由7位从机地址。从
对应于所发送的地址响应地址
在第九个时钟脉冲拉低SDA (这是
被称为应答位) 。在此阶段,所有的其它设备
在总线上保持空闲时选定的设备等待
数据被写入到或从移位寄存器中读取。
数据通过串行总线的九序列传输
时钟脉冲(跟随一个应答八个数据位
位)。必须发生在SDA线上的过渡期间,
SCL和低潮期时高保持稳定
期SCL的。
当所有数据位被读或写,一个停止
条件成立。在写入模式下,主拉
在10 SDA线高
th
时钟脉冲建立
停止条件。在读取模式下,主机发出不
确认为第九个时钟脉冲(即, SDA线
仍然很高) 。主带来SDA线前低
10
th
时钟脉冲,然后高在10
th
时钟
脉冲建立一个停止条件。
串行接口
该AD56x5R / AD56x5有2线I
2
C兼容串行接口
面对。该AD56x5R / AD56x5可以连接到一个I
2
C总线为
一个从设备,主设备的控制下。见图3
对于一个典型的写序列的时序图。
该AD56x5R / AD56x5支持标准( 100 kHz)的,快
(400千赫)和高速(3.4 MHz)的数据传输模式。
高速操作仅适用于特定型号。看
订购指南模型的完整列表。支持不
提供10位寻址和呼叫处理。
该AD56x5R / AD56x5每个人都有一个7位从机地址。该
该部分的10引脚和12球的版本有一个从机地址
他的5个MSB是00011 ,和两个最低有效位被设置
在ADDR地址引脚,它决定了国家的国家
A0和A1地址位。该部分的14引脚版本
有一个从地址的三个最高位是001 ,和四个
LSB由该ADDR1和ADDR2地址引脚,设置哪些
确定A0和A1和A2和A3地址的状态
比特。
该设施进行硬连接更改ADDR引脚允许
用户将多达三个这些设备在一条总线上,
如表9所列。
表9. ADDR引脚设置( 10引脚和12球包)
ADDR引脚连接
V
DD
NC
GND
A1
0
1
1
A0
0
0
1
2.
3.
写操作
当写入AD56x5R / AD56x5 ,用户必须先
通过启动命令后跟一个地址字节( R / W = 0 ) ,
接着DAC确认它已准备接收
通过拉低SDA数据。的AD5665需要两个字节的
对于DAC和控制各种命令字节数据
DAC功能。三个字节的数据,因此必须被写
到DAC ,命令字节后面是最显著
数据字节和所述至少显著数据字节,如图58
图59.经过这些数据字节由确认
AD56x5R / AD56x5 ,一个停止条件如下。
该设施进行硬连线改变ADDR1和
ADDR2引脚允许用户将最多的这九个
在一个总线上的设备,如表10所列。
表10. ADDR1 , ADDR2引脚设置( 14引脚封装)
ADDR2引脚
连接
V
DD
V
DD
V
DD
NC
NC
NC
GND
GND
GND
ADDR1引脚
连接
V
DD
NC
GND
V
DD
NC
GND
V
DD
NC
GND
A3
0
0
0
1
1
1
1
1
1
A2
0
0
0
0
0
0
1
1
1
A1
0
1
1
0
1
1
0
1
1
A0
0
0
1
0
0
1
0
0
1
读操作
回来时从AD56x5R / AD56x5读取数据时,
用户首先启动命令后跟一个地址字节
(R / W = 1),接着DAC承认其制备
通过拉低SDA来传输数据。两个字节的数据然后被
从DAC ,这都承认主读
如图60和图61中的停止条件如下。
版本C |第24页36